欧美色欧美亚洲高清在线观看,国产特黄特色a级在线视频,国产一区视频一区欧美,亚洲成a 人在线观看中文

  1. <ul id="fwlom"></ul>

    <object id="fwlom"></object>

    <span id="fwlom"></span><dfn id="fwlom"></dfn>

      <object id="fwlom"></object>

      EDA實(shí)訓(xùn)過程及心得

      時(shí)間:2019-05-12 13:45:48下載本文作者:會(huì)員上傳
      簡介:寫寫幫文庫小編為你整理了多篇相關(guān)的《EDA實(shí)訓(xùn)過程及心得》,但愿對(duì)你工作學(xué)習(xí)有幫助,當(dāng)然你在寫寫幫文庫還可以找到更多《EDA實(shí)訓(xùn)過程及心得》。

      第一篇:EDA實(shí)訓(xùn)過程及心得

      實(shí)訓(xùn)過程及心得

      短暫的三周實(shí)訓(xùn)已經(jīng)過去了,對(duì)于我來說這三周的實(shí)訓(xùn)賦予了我太多實(shí)用的東西了,不僅讓我更深層次的對(duì)課本的理論知識(shí)深入了理解,而且還讓我對(duì)分析事物的邏輯思維能力得到了鍛煉,提高了實(shí)際動(dòng)手能力,下面談一下就這三周具體的實(shí)訓(xùn)過程及我自己的一些心得體會(huì)。

      “實(shí)踐永遠(yuǎn)是檢驗(yàn)真理的唯一標(biāo)準(zhǔn)”,只有把理論真正的付諸于具體的實(shí)踐過程中才能得到自己所想要的東西。我們這次實(shí)訓(xùn)的主要是EDA課程,EDA全稱:Electronic Design Automation(電子設(shè)計(jì)自動(dòng)化),這門課程是本學(xué)年新開的課程而且以前也從未接觸過這門課目,所以,初學(xué)這門課程難免有些吃力。這幾周實(shí)訓(xùn)是通過EDA(Quartus Ⅱ)軟件上機(jī)練習(xí)實(shí)習(xí)程序,Quartus Ⅱ軟件雖然以前上課接觸過幾次,懂得一些基本知識(shí),但具體操作起來還是不怎么熟練,軟件大多的功能還沒弄明白。這次實(shí)訓(xùn)是編譯課本上的“出租車計(jì)費(fèi)程序、交通燈控制“兩個(gè)程序,老師對(duì)我們給我們提出的要求是:弄明白兩個(gè)源程序的內(nèi)在邏輯關(guān)系、對(duì)兩個(gè)程序進(jìn)行時(shí)序仿真、通過各個(gè)板塊畫出最后兩個(gè)程序的總邏輯圖還有就是鎖定芯片管腳。由于以前接觸Quartus Ⅱ軟件比較少,所以,有時(shí)候就給這次的實(shí)訓(xùn)帶來了一些困難。比如說對(duì)實(shí)訓(xùn)程序進(jìn)行時(shí)序仿真觀察波形,如果不設(shè)置合理的仿真開始、結(jié)束時(shí)間和合理的仿真波形周期等等就不會(huì)得到想要的輸入輸出信號(hào)波形。還有就是在解讀兩個(gè)程序時(shí)遇到了很多問題,比如說,在出租車計(jì)費(fèi)的進(jìn)程中的定義的a、b、aa三個(gè)變量不知道在程序里具體代表的是什么含義就無法讀懂這三個(gè)變量在這個(gè)小模塊所組合在一起的在整個(gè)大程序中起到的作用,進(jìn)而也就看不懂整個(gè)程序。所以,要想把整個(gè)大程序完全的讀懂一定要把各個(gè)小的細(xì)節(jié)都徹底的要弄明白。其次就是在最后的鎖定芯片管腳的時(shí)候不確定是應(yīng)該鎖定哪些管腳,看課本也找不到自己要的答案,課堂筆記上記得也不全,困擾了我好長時(shí)間,最后在老師和同學(xué)的幫助下終于鎖定了芯片管腳。這兩個(gè)是我在實(shí)習(xí)中遇到的兩個(gè)比較大的問題,其他的還遇到了很多其他的小問題。例如,輸入完整個(gè)程序在對(duì)程序進(jìn)行檢驗(yàn)的時(shí)候?qū)Τ霈F(xiàn)的一些小錯(cuò)誤經(jīng)常會(huì)找不到錯(cuò)誤的所在,進(jìn)而影響了下一個(gè)操作步驟。另外還有幾次在建立工程項(xiàng)目名字和保存程序的名字的時(shí)候總是與程序中實(shí)體的名字不相符導(dǎo)致程序不能正常使用,與課本的理論知識(shí)相背馳。在最后結(jié)束完實(shí)訓(xùn)的時(shí)候自己總結(jié)了一下在實(shí)訓(xùn)中遇到的諸多問題,最終的原因還是課本的理論知識(shí)掌握的不扎實(shí)使我在實(shí)訓(xùn)的過程中出現(xiàn)了一些本不應(yīng)該出現(xiàn)的錯(cuò)誤,給自己帶來了一些障礙和麻煩。至此,本次的實(shí)訓(xùn)也告一段落。

      以上是這三周實(shí)訓(xùn)的具體過程和在實(shí)訓(xùn)訓(xùn)過程中遇到的一些困難,下面是我這三周實(shí)訓(xùn)下來的一些心得體會(huì)。

      三周的實(shí)訓(xùn)已經(jīng)過去了,我們?cè)诶蠋熖峁┑膶?shí)踐平臺(tái)上通過自己的實(shí)踐學(xué)到了很多課本上學(xué)不到的寶貴東西,熟悉了對(duì)Quartus Ⅱ軟件的一般項(xiàng)目的操作和學(xué)到了處理簡單問題的基本方法,更重要的是掌握了VHDL語言的基本設(shè)計(jì)思路和方法,我想這些會(huì)對(duì)我今后的學(xué)習(xí)起到很大的助推作用。此外,還要在今后的課本理論知識(shí)學(xué)習(xí)過程中要一步一個(gè)腳印的扎實(shí)學(xué)習(xí),靈活的掌握和運(yùn)用專業(yè)理論知識(shí)這樣才能在以后出去工作的實(shí)踐過程中有所成果。

      最后還要感謝學(xué)校為我們提供這樣專業(yè)的實(shí)踐平臺(tái)還有實(shí)訓(xùn)老師在三周實(shí)訓(xùn)以來的不斷指導(dǎo)和同學(xué)的熱情幫助。總的來說,這次實(shí)訓(xùn)我收獲很大。

      第二篇:EDA實(shí)訓(xùn)心得

      實(shí)訓(xùn)心得

      短暫的一周實(shí)訓(xùn)已經(jīng)過去了,對(duì)于我來說這一周的實(shí)訓(xùn)賦予了我太多實(shí)用的東西了,不僅讓我更深層次的對(duì)課本的理論知識(shí)深入了理解,而且還讓我對(duì)分析事物的邏輯思維能力得到了鍛煉,提高了實(shí)際動(dòng)手能力,下面談一下就這一周實(shí)訓(xùn)中我自己的一些心得體會(huì)。

      一周的實(shí)訓(xùn)已經(jīng)過去了,我們?cè)诶蠋熖峁┑膶?shí)踐平臺(tái)上通過自己的實(shí)踐學(xué)到了很多課本上學(xué)不到的寶貴東西,熟悉了對(duì)Quartus Ⅱ軟件的一般項(xiàng)目的操作和學(xué)到了處理簡單問題的基本方法,更重要的是掌握了VHDL語言的基本設(shè)計(jì)思路和方法,我想這些會(huì)對(duì)我今后的學(xué)習(xí)起到很大的助推作用。此外,還要在今后的課本理論知識(shí)學(xué)習(xí)過程中要一步一個(gè)腳印的扎實(shí)學(xué)習(xí),靈活的掌握和運(yùn)用專業(yè)理論知識(shí)這樣才能在以后出去工作的實(shí)踐過程中有所成果。

      最后還要感謝學(xué)校為我們提供這樣專業(yè)的實(shí)踐平臺(tái)還有甕老師在一周實(shí)訓(xùn)以來的不斷指導(dǎo)和同學(xué)的熱情幫助??偟膩碚f,這次實(shí)訓(xùn)我收獲很大。

      同時(shí),感謝大專兩年來所有的老師,是你們?yōu)槲医饣笫軜I(yè),不僅教授我專業(yè)知識(shí),更教會(huì)我做人的道理。

      實(shí)訓(xùn)心得

      這次EDA實(shí)訓(xùn)讓我感覺收獲頗多,在這一周的實(shí)訓(xùn)中我們不僅鞏固了以前學(xué)過的知識(shí),而且還學(xué)到了怎樣運(yùn)用EDA設(shè)計(jì)三種波形的整個(gè)過程和思路,更加強(qiáng)了我們動(dòng)手能力,同時(shí)也提高了我們的思考能力的鍛煉,我們?cè)趯懗绦虻耐瑫r(shí)還要學(xué)會(huì)要改程序,根據(jù)錯(cuò)誤的地方去修改程序。

      本文基于Verilog HDL的乒乓球游戲機(jī)設(shè)計(jì),利用Verilog HDL語言編寫程序?qū)崿F(xiàn)其波形數(shù)據(jù)功能在分析了CPLD技術(shù)的基礎(chǔ)上,利用CPLD開發(fā)工具對(duì)電路進(jìn)行了設(shè)計(jì)和仿真,從分離器件到系統(tǒng)的分布,每一步都經(jīng)過嚴(yán)格的波形仿真,以確保功能正常。

      從整體上看來,實(shí)訓(xùn)課題的內(nèi)容實(shí)現(xiàn)的功能都能實(shí)現(xiàn),但也存在著不足和需要進(jìn)一步改進(jìn)的地方,為我今后的學(xué)習(xí)和工作奠下了堅(jiān)實(shí)的基礎(chǔ)。通過此次的實(shí)訓(xùn)課題,掌握了制作乒乓球游戲機(jī)技術(shù)的原理及設(shè)計(jì)要領(lǐng),學(xué)習(xí)并掌握了可編程邏輯電路的設(shè)計(jì),掌握了軟件、CPLD元件的應(yīng)用,受益匪淺,非常感謝甕老師這一學(xué)期來的指導(dǎo)與教誨,感謝老師在學(xué)習(xí)上給予的指導(dǎo),老師平常的工作也很忙,但是在我們學(xué)習(xí)的過程中,重來沒有耽擱過,我們遇到問題問他,他重來都是很有耐心,不管問的學(xué)生有多少,他都細(xì)心的為每個(gè)學(xué)生講解,學(xué)生們遇到的不能解決的,他都配合同學(xué)極力解決。最后祝愿甕老師身體健康,全家幸福。

      實(shí)訓(xùn)心得

      通過這次課程設(shè)計(jì),我進(jìn)一步熟悉了Verilog HDL語言的結(jié)構(gòu),語言規(guī)則和語言類型。對(duì)編程軟件的界面及操作有了更好的熟悉。在編程過程中,我們雖然碰到了很多困難和問題,到最后還是靠自己的努力與堅(jiān)持獨(dú)立的完成了任務(wù)。當(dāng)遇到了自己無法解決的困難與問題的時(shí)候,要有耐心,要學(xué)會(huì)一步步的去找問題的根源,才能解決問題,還請(qǐng)教老師給予指導(dǎo)和幫助。這次實(shí)訓(xùn)給我最深的印象就是擴(kuò)大自己的知識(shí)面,知道要培養(yǎng)哪些技能對(duì)我們的專業(yè)很重要。通過這次課程設(shè)計(jì),培養(yǎng)了我們共同合作的能力。但是此次設(shè)計(jì)中參考了其他程序段實(shí)際思想,顯示出我們?cè)诔绦蛟O(shè)計(jì)方面還有不足之處。

      在此次實(shí)訓(xùn)的過程中,我了解到了要加強(qiáng)培養(yǎng)動(dòng)手能力,要明白理論與實(shí)踐結(jié)合的重要性,只有理論知識(shí)也是不夠的,只有把理論知識(shí)和實(shí)踐相結(jié)合,才能真正提高我們的實(shí)際動(dòng)手能力與獨(dú)立思考的能力。感謝學(xué)院給我們提供這次實(shí)訓(xùn)的機(jī)會(huì),感謝甕老師對(duì)我們的指導(dǎo),他是為了教會(huì)我們?nèi)绾芜\(yùn)用所學(xué)的知識(shí)去解決實(shí)際的問題,此外,還得出一個(gè)結(jié)論:知識(shí)必須通過應(yīng)用才能實(shí)現(xiàn)其價(jià)值!有些東西以為學(xué)會(huì)了,但真正到用的時(shí)候才發(fā)現(xiàn)是兩回事,所以我認(rèn)為只有到真正會(huì)用的時(shí)候才是真的學(xué)會(huì)了。

      本次設(shè)計(jì)過程中得到我們老師的悉心指導(dǎo)。甕老師多次詢問設(shè)計(jì)進(jìn)程,并為我們指點(diǎn)迷津,幫助我們理順設(shè)計(jì)思路,精心點(diǎn)撥。甕老師一絲不茍的作風(fēng),嚴(yán)謹(jǐn)求實(shí)的態(tài)度,踏踏實(shí)實(shí)的精神,不僅授我以文,并將積極影響我今后的學(xué)習(xí)和工作。在此誠摯地向甕老師致謝。

      第三篇:EDA實(shí)訓(xùn)心得

      實(shí)訓(xùn)心得

      本學(xué)期末我們進(jìn)行了EDA實(shí)訓(xùn),我們組做的是四路智能搶答器,不過本次實(shí)訓(xùn)與以往最大的不同是在熟練并掌握Verilog硬件描述語言的基礎(chǔ)上,運(yùn)用Quartus軟件,對(duì)其進(jìn)行波形以及功能的仿真。我們組搶答器的設(shè)計(jì)要求是:可容納四組參賽者,每組設(shè)置一個(gè)搶答按鈕供搶答者使用,電路具有第一搶答信號(hào)的鑒別和鎖存功能,系統(tǒng)具有計(jì)分、倒計(jì)時(shí)和倒計(jì)時(shí)鎖存等電路,輸入信號(hào)有:各組的搶答按鈕A、B、C、D,系統(tǒng)清零信號(hào)CLR,系統(tǒng)時(shí)鐘信號(hào)CLK,計(jì)分復(fù)位端RST,加分按鈕端ADD,計(jì)時(shí)預(yù)置控制端LDN,計(jì)時(shí)使能端EN,計(jì)時(shí)預(yù)置數(shù)據(jù)調(diào)整按鈕可以用如TA、TB表示;系統(tǒng)的輸出信號(hào)有:四個(gè)組搶答成功與否的指示燈控制信號(hào)輸出口可用如LEDA、LEDB、LEDC、LEDD表示,四個(gè)組搶答時(shí)的計(jì)時(shí)數(shù)碼顯示控制信號(hào)若干,搶答成功組別顯示的控制信號(hào)若干,各組計(jì)分動(dòng)態(tài)顯示的控制信號(hào)若干。整個(gè)系統(tǒng)至少有三個(gè)主要模塊:搶答鑒別模塊、搶答計(jì)時(shí)模塊、搶答計(jì)分模塊。

      實(shí)訓(xùn)的第一天我們組三個(gè)人就開始對(duì)搶答器的各部分源程序進(jìn)行調(diào)試,由于剛開始對(duì)于quartus2軟件用的不是很熟練,所以在第一天幾乎上沒有啥大的進(jìn)展,一直都在改程序中的錯(cuò)誤。在不停的重復(fù)的編譯、改錯(cuò)。拿著EDA修改稿、資料書檢查出錯(cuò)的地方,一邊又一遍的校對(duì)分析其中的錯(cuò)誤。

      在實(shí)訓(xùn)中我們遇到了很多的問題。為了解決這些問題我和他們

      兩個(gè)都在的想辦法通過各種渠道尋找解決問題的方法。上網(wǎng)查資料、問同學(xué)、圖書館查資料、問老師、自己想辦法,其實(shí)最有效的方法還是自己去想那樣學(xué)到的東西才會(huì)更加的深刻記得時(shí)間也是最長的,他人的幫助當(dāng)然是很好的,但只是暫時(shí)的要想真正的學(xué)到東西還是要靠自己去想辦法。不能一有問題就希望要他人幫忙,一定自己先好好想想實(shí)在解決不了的再去問老師找同學(xué)。

      由于在一開始的時(shí)候?qū)uartus2軟件的不熟悉耽誤了很多的時(shí)間,在接下來的幾天里遇到了不少的問題。剛開始的時(shí)候是源程序中的錯(cuò)誤一直在那改,好不容易幾個(gè)模塊中的錯(cuò)誤都一個(gè)個(gè)排除了,但當(dāng)把他們放到一起時(shí)問題就又出現(xiàn)了。于是又開始了檢查修改,可是弄了好長時(shí)間也沒有弄明白,最后找了一個(gè)在實(shí)驗(yàn)室的同學(xué)說是頂層文件有問題。于是晚上又找了些關(guān)于頂層文件資料還有課本上的例子。最后對(duì)步驟已經(jīng)有了很熟練的掌握,很快就完成了程序編譯、仿真、下載到最后的調(diào)試。

      “紙上談來終覺淺,絕知此事要躬行?!痹谶@短暫的兩周實(shí)訓(xùn)中深深的感覺到了自己要學(xué)的東西實(shí)在是太多了,自己知道的是多么的有限,由于自身專業(yè)知識(shí)的欠缺導(dǎo)致了這次實(shí)訓(xùn)不是進(jìn)行的很順利,通過這次實(shí)訓(xùn)暴露了我們自身的諸多的不足之處,我們會(huì)引以為鑒,在以后的生活中更應(yīng)該努力的學(xué)習(xí)。

      雖然實(shí)訓(xùn)僅僅進(jìn)行了兩個(gè)星期就匆匆的結(jié)束了,但在這兩個(gè)星期中收獲還是很多的。實(shí)訓(xùn)的目的是要把學(xué)過的東西拿出來用這一個(gè)星期的實(shí)訓(xùn)中不僅用了而且對(duì)于quartus2軟件的使用也更加的得

      心應(yīng)手,這次實(shí)訓(xùn)提高了我們的動(dòng)手能力、理論聯(lián)系實(shí)際的能力、發(fā)現(xiàn)問題分析問題解決問題的能力。實(shí)訓(xùn)只要你認(rèn)真做了都是對(duì)自己能力一次很大的提高。

      本次設(shè)計(jì)過程中得到我們老師的悉心指導(dǎo)。甕老師多次詢問設(shè)計(jì)進(jìn)程,并為我們指點(diǎn)迷津,幫助我們理順設(shè)計(jì)思路,精心點(diǎn)撥,時(shí)刻在幫助著我們?nèi)ヌ岣咦约?。甕老師一絲不茍的作風(fēng),嚴(yán)謹(jǐn)求實(shí)的態(tài)度,踏踏實(shí)實(shí)的精神,不僅是我學(xué)習(xí)的楷模,并將積極影響我今后的學(xué)習(xí)和工作。在此誠摯地向甕老師致謝。

      第四篇:電子電路EDA實(shí)訓(xùn)心得

      心得

      不到一周的EDA實(shí)訓(xùn)就這樣結(jié)束了,雖然時(shí)間有些短暫,學(xué)習(xí)的有些倉促,但是這次實(shí)訓(xùn)我是認(rèn)真的。我沒有像以往一樣單一的照貓畫虎,沒有等待著參考別人的成果,而是一邊畫電路圖,一邊分析原理,遇到不會(huì)的,自己先勇于嘗試,然后與同學(xué)交流。雖然有很多地方仍然不是很明白,但是自己至少盡心盡力了。

      初次使用Multisim軟件,加之又是英文版的,會(huì)很吃力,我們可能找不準(zhǔn)元器件,可能因不懂它的屬性而用錯(cuò),像這樣的問題不是沒出現(xiàn)過,就在完成實(shí)訓(xùn)第一題目時(shí)這些錯(cuò)誤就出現(xiàn)了。當(dāng)時(shí)因?yàn)橛缅e(cuò)電阻的屬性,導(dǎo)致仿真出的波形與別人不同,然而這個(gè)問題在當(dāng)時(shí)困擾了我和同學(xué)很久,一直找不出問題出在哪里,后來還好有老師的指導(dǎo),才找出問題的所在(我們用的是電流型電阻)。

      實(shí)訓(xùn)內(nèi)容包括了對(duì)電路、模擬電子、數(shù)字電路的簡單操作,我們通過Multisim軟件畫出電路圖,用虛擬的儀表對(duì)電路參數(shù)進(jìn)行測量,用虛擬示波器對(duì)電路輸入輸出波形進(jìn)行觀測,這不僅讓我們熟悉使用該軟件,同時(shí)體驗(yàn)軟件仿真在電路分析中的重要作用,利用該軟件不僅可以準(zhǔn)確測量各參量,還可幫助我們測試電路的性能。它確實(shí)很方便實(shí)用。

      雖然有了這種強(qiáng)大軟件的幫助,但是對(duì)于我們這些初學(xué)者來說,必須學(xué)會(huì)自己分析電路原理,來判斷測試結(jié)果。電路、模電、數(shù)電是一年前學(xué)的,或許是因時(shí)間長,好多知識(shí)點(diǎn)被遺忘了,或許是當(dāng)時(shí)就沒將這三門功課學(xué)好,對(duì)知識(shí)點(diǎn)的生疏,導(dǎo)致實(shí)訓(xùn)的進(jìn)行并不是很順利,有時(shí)半天分析不出一個(gè)原理圖。

      實(shí)訓(xùn)時(shí)間很短,該軟件的學(xué)習(xí)過程還很長,我不希望自己因?qū)嵱?xùn)結(jié)束而停止對(duì)其的認(rèn)識(shí)和學(xué)習(xí)。寫到這,我想起前幾天一位留學(xué)回國的姐說過的話:“你現(xiàn)在所學(xué)的那些專業(yè)軟件,你必須深入了解和學(xué)習(xí);就學(xué)校進(jìn)行一到兩禮拜的學(xué)習(xí)是遠(yuǎn)遠(yuǎn)不夠的,自己課后必須加強(qiáng)學(xué)習(xí)”。之前的實(shí)訓(xùn)機(jī)會(huì)已經(jīng)被荒廢了,現(xiàn)在的機(jī)會(huì)自己應(yīng)該好好珍惜。大學(xué)的美好時(shí)光所剩不多,如果覺得自己之前沒有盡心盡力,那么接下來的時(shí)間自己好好珍惜吧。最后,感謝本次實(shí)訓(xùn)過程中給予我?guī)椭睦蠋熀屯瑢W(xué),謝謝你們。

      第五篇:EDA實(shí)訓(xùn)心得體會(huì)

      EDA實(shí)訓(xùn)心得體會(huì)

      經(jīng)過一周的EDA實(shí)訓(xùn),我也基本掌握了這個(gè)軟件的使用方法,也體會(huì)到了這款軟件的實(shí)用性。如下是小編給大家整理的EDA實(shí)訓(xùn)心得體會(huì),希望對(duì)大家有所作用。

      EDA實(shí)訓(xùn)心得體會(huì)篇【一】

      大三時(shí)候開始了專業(yè)課的學(xué)習(xí),其中EDA就是要學(xué)的一門專業(yè)課,課程剛開始的時(shí)候,對(duì)EDA技術(shù)很陌生,也感到很茫然,也非常沒有信心,當(dāng)接觸到可編程器件的時(shí)候,看到大家同樣感到很迷惘。首先,通過對(duì)這門課程相關(guān)理論的學(xué)習(xí),我掌握了EDA的一些基本的的知識(shí),現(xiàn)代電子產(chǎn)品的性能越來越高,復(fù)雜度越來越大,更新步伐也越來越快。實(shí)現(xiàn)這種進(jìn)步的主要原因就是微電子技術(shù)和電子技術(shù)的發(fā)展。前者以微細(xì)加工技術(shù)為代表,目前已進(jìn)入超深亞微米階段,可以在幾平方厘米的芯片上集成幾千萬個(gè)晶體管;后者的核心就是電子設(shè)計(jì)自動(dòng)化EDA技術(shù),由于本門課程是一門硬件學(xué)習(xí)課程,所以實(shí)驗(yàn)必不可少。通過課程最后實(shí)驗(yàn),我體會(huì)一些VHDL語言相對(duì)于其他編程語言的特點(diǎn)。

      在接觸VHDL語言之前,我已經(jīng)學(xué)習(xí)了C語言,匯編語言,而相對(duì)于這些語言的學(xué)習(xí),VHDL 具有明顯的特點(diǎn)。這不僅僅是由于VHDL 作為一種硬件描述語言的學(xué)習(xí)需要了解較多的數(shù)字邏輯方面的硬件電路知識(shí),包括目標(biāo)芯片基本結(jié)構(gòu)方面的知識(shí)更重要的是由于VHDL 描述的對(duì)象始終是客觀的電路系統(tǒng)。由于電路系統(tǒng)內(nèi)部的子系統(tǒng)乃至部分元器件的工作狀態(tài)和工作方式可以是相互獨(dú)立、互不相關(guān)的,也可以是互為因果的。這表明,在任一時(shí)刻,電路系統(tǒng)可以有許多相關(guān)和不相關(guān)的事件同時(shí)并行發(fā)生。因此,任何復(fù)雜的程序在一個(gè)單CPU 的計(jì)算機(jī)中的運(yùn)行,永遠(yuǎn)是單向和一維的。因而程序設(shè)計(jì)者也幾乎只需以一維的思維模式就可以編程和工作了。

      在學(xué)習(xí)的過程中,我深深體會(huì)到,學(xué)習(xí)不單單要將理論知識(shí)學(xué)扎實(shí)了,更重要的是實(shí)際動(dòng)手操作能力,學(xué)完了課本知識(shí),我并沒有覺得自己有多大的提高,感覺學(xué)到的很沒用,我們現(xiàn)在學(xué)到的還很少,只是編寫一些簡單的程序。相反的,每次做完實(shí)驗(yàn)之后,都會(huì)感覺自己收獲不少,每次都會(huì)有問題,因此,我認(rèn)為在老師今后的教學(xué)當(dāng)中,應(yīng)當(dāng)更加注重動(dòng)手實(shí)驗(yàn),把理論與實(shí)踐很好的結(jié)合起來,才能使同學(xué)融會(huì)貫通?,F(xiàn)在感覺到對(duì)這門課還只有很少的認(rèn)識(shí),所以希望很認(rèn)真的續(xù)下去。

      EDA實(shí)訓(xùn)心得體會(huì)篇【二】

      短暫的一周實(shí)訓(xùn)已經(jīng)過去了,對(duì)于我來說這一周的實(shí)訓(xùn)賦予了我太多實(shí)用的東西了,不僅讓我更深層次的對(duì)課本的理論知識(shí)深入了理解,而且還讓我對(duì)分析事物的邏輯思維能力得到了鍛煉,提高了實(shí)際動(dòng)手能力,下面談一下就這一周實(shí)訓(xùn)中我自己的一些心得體會(huì)。一周的實(shí)訓(xùn)已經(jīng)過去了,我們?cè)诶蠋熖峁┑膶?shí)踐平臺(tái)上通過自己的實(shí)踐學(xué)到了很多課本上學(xué)不到的寶貴東西,熟悉了對(duì)Quartus Ⅱ軟件的一般項(xiàng)目的操作和學(xué)到了處理簡單問題的基本方法,更重要的是掌握了VHDL語言的基本設(shè)計(jì)思路和方法,我想這些會(huì)對(duì)我今后的學(xué)習(xí)起到很大的助推作用。此外,還要在今后的課本理論知識(shí)學(xué)習(xí)過程中要一步一個(gè)腳印的扎實(shí)學(xué)習(xí),靈活的掌握和運(yùn)用專業(yè)理論知識(shí)這樣才能在以后出去工作的實(shí)踐過程中有所成果。

      最后還要感謝學(xué)校為我們提供這樣專業(yè)的實(shí)踐平臺(tái)還有甕老師在一周實(shí)訓(xùn)以來的不斷指導(dǎo)和同學(xué)的熱情幫助??偟膩碚f,這次實(shí)訓(xùn)我收獲很大。

      同時(shí),感謝大專兩年來所有的老師,是你們?yōu)槲医饣笫軜I(yè),不僅教授我專業(yè)知識(shí),更教會(huì)我做人的道理。

      這次EDA實(shí)訓(xùn)讓我感覺收獲頗多,在這一周的實(shí)訓(xùn)中我們不僅鞏固了以前學(xué)過的知識(shí),而且還學(xué)到了怎樣運(yùn)用EDA設(shè)計(jì)三種波形的整個(gè)過程和思路,更加強(qiáng)了我們動(dòng)手能力,同時(shí)也提高了我們的思考能力的鍛煉,我們?cè)趯懗绦虻耐瑫r(shí)還要學(xué)會(huì)要改程序,根據(jù)錯(cuò)誤的地方去修改程序。

      本文基于Verilog HDL的乒乓球游戲機(jī)設(shè)計(jì),利用Verilog HDL語言編寫程序?qū)崿F(xiàn)其波形數(shù)據(jù)功能在分析了CPLD技術(shù)的基礎(chǔ)上,利用CPLD開發(fā)工具對(duì)電路進(jìn)行了設(shè)計(jì)和仿真,從分離器件到系統(tǒng)的分布,每一步都經(jīng)過嚴(yán)格的波形仿真,以確保功能正常。

      從整體上看來,實(shí)訓(xùn)課題的內(nèi)容實(shí)現(xiàn)的功能都能實(shí)現(xiàn),但也存在著不足和需要進(jìn)一步改進(jìn)的地方,為我今后的學(xué)習(xí)和工作奠下了堅(jiān)實(shí)的基礎(chǔ)。通過此次的實(shí)訓(xùn)課題,掌握了制作乒乓球游戲機(jī)技術(shù)的原理及設(shè)計(jì)要領(lǐng),學(xué)習(xí)并掌握了可編程邏輯電路的設(shè)計(jì),掌握了軟件、CPLD元件的應(yīng)用,受益匪淺,非常感謝甕老師這一學(xué)期來的指導(dǎo)與教誨,感謝老師在學(xué)習(xí)上給予的指導(dǎo),老師平常的工作也很忙,但是在我們學(xué)習(xí)的過程中,重來沒有耽擱過,我們遇到問題問他,他重來都是很有耐心,不管問的學(xué)生有多少,他都細(xì)心的為每個(gè)學(xué)生講解,學(xué)生們遇到的不能解決的,他都配合同學(xué)極力解決。最后祝愿甕老師身體健康,全家幸福。

      通過這次課程設(shè)計(jì),我進(jìn)一步熟悉了Verilog HDL語言的結(jié)構(gòu),語言規(guī)則和語言類型。對(duì)編程軟件的界面及操作有了更好的熟悉。在編程過程中,我們雖然碰到了很多困難和問題,到最后還是靠自己的努力與堅(jiān)持獨(dú)立的完成了任務(wù)。當(dāng)遇到了自己無法解決的困難與問題的時(shí)候,要有耐心,要學(xué)會(huì)一步步的去找問題的根源,才能解決問題,還請(qǐng)教老師給予指導(dǎo)和幫助。這次實(shí)訓(xùn)給我最深的印象就是擴(kuò)大自己的知識(shí)面,知道要培養(yǎng)哪些技能對(duì)我們的專業(yè)很重要。通過這次課程設(shè)計(jì),培養(yǎng)了我們共同合作的能力。但是此次設(shè)計(jì)中參考了其他程序段實(shí)際思想,顯示出我們?cè)诔绦蛟O(shè)計(jì)方面還有不足之處。

      在此次實(shí)訓(xùn)的過程中,我了解到了要加強(qiáng)培養(yǎng)動(dòng)手能力,要明白理論與實(shí)踐結(jié)合的重要性,只有理論知識(shí)也是不夠的,只有把理論知識(shí)和實(shí)踐相結(jié)合,才能真正提高我們的實(shí)際動(dòng)手能力與獨(dú)立思考的能力。感謝學(xué)院給我們提供這次實(shí)訓(xùn)的機(jī)會(huì),感謝甕老師對(duì)我們的指導(dǎo),他是為了教會(huì)我們?nèi)绾芜\(yùn)用所學(xué)的知識(shí)去解決實(shí)際的問題,此外,還得出一個(gè)結(jié)論:知識(shí)必須通過應(yīng)用才能實(shí)現(xiàn)其價(jià)值!有些東西以為學(xué)會(huì)了,但真正到用的時(shí)候才發(fā)現(xiàn)是兩回事,所以我認(rèn)為只有到真正會(huì)用的時(shí)候才是真的學(xué)會(huì)了。

      本次設(shè)計(jì)過程中得到我們老師的悉心指導(dǎo)。甕老師多次詢問設(shè)計(jì)進(jìn)程,并為我們指點(diǎn)迷津,幫助我們理順設(shè)計(jì)思路,精心點(diǎn)撥。甕老師一絲不茍的作風(fēng),嚴(yán)謹(jǐn)求實(shí)的態(tài)度,踏踏實(shí)實(shí)的精神,不僅授我以文,并將積極影響我今后的學(xué)習(xí)和工作。在此誠摯地向甕老師致謝。

      下載EDA實(shí)訓(xùn)過程及心得word格式文檔
      下載EDA實(shí)訓(xùn)過程及心得.doc
      將本文檔下載到自己電腦,方便修改和收藏,請(qǐng)勿使用迅雷等下載。
      點(diǎn)此處下載文檔

      文檔為doc格式


      聲明:本文內(nèi)容由互聯(lián)網(wǎng)用戶自發(fā)貢獻(xiàn)自行上傳,本網(wǎng)站不擁有所有權(quán),未作人工編輯處理,也不承擔(dān)相關(guān)法律責(zé)任。如果您發(fā)現(xiàn)有涉嫌版權(quán)的內(nèi)容,歡迎發(fā)送郵件至:645879355@qq.com 進(jìn)行舉報(bào),并提供相關(guān)證據(jù),工作人員會(huì)在5個(gè)工作日內(nèi)聯(lián)系你,一經(jīng)查實(shí),本站將立刻刪除涉嫌侵權(quán)內(nèi)容。

      相關(guān)范文推薦

        EDA實(shí)訓(xùn)報(bào)告

        《EDA技術(shù)及其應(yīng)用》 實(shí) 訓(xùn) 報(bào) 告 班 級(jí) 08級(jí)電子信息工程技術(shù)2班 姓 名 學(xué) 號(hào) 指導(dǎo)教師 2010年 5 月 26 日 鄭州信息科技職業(yè)學(xué)院 機(jī)械電子工程系 目錄 一、 實(shí)訓(xùn)名稱??......

        基于eda的實(shí)訓(xùn)心得3篇[全文5篇]

        基于eda的實(shí)訓(xùn)心得3篇 EDA技術(shù)的出現(xiàn),極大地提高了電路設(shè)計(jì)的效率和可操作性,減輕了設(shè)計(jì)者的勞動(dòng)強(qiáng)度。下面是基于eda的實(shí)訓(xùn)心得,希望可以幫到大家。篇一:基于eda的實(shí)訓(xùn)心得短暫......

        EDA實(shí)訓(xùn)報(bào)告總結(jié)

        實(shí)訓(xùn)心得 短暫的一周實(shí)訓(xùn)已經(jīng)過去了,對(duì)于我來說這一周的實(shí)訓(xùn)賦予了我太多實(shí)用的東西了,不僅讓我更深層次的對(duì)課本的理論知識(shí)深入了理解,而且還讓我對(duì)分析事物的邏輯思維能力得......

        eda課程設(shè)計(jì)實(shí)訓(xùn)心得體會(huì)

        導(dǎo)語:對(duì)eda課程設(shè)計(jì)實(shí)訓(xùn),同學(xué)們有什么樣的心得體會(huì)呢?下面是小編收集整理的eda課程設(shè)計(jì)實(shí)訓(xùn)心得體會(huì),供各位 閱讀和參考。eda課程設(shè)計(jì)實(shí)訓(xùn)心得體會(huì)【一】本學(xué)期末我們進(jìn)行了EDA......

        EDA波形發(fā)生器實(shí)訓(xùn)報(bào)告

        班級(jí):09電信 姓名:熊雷 學(xué)號(hào):13 指導(dǎo)教師:趙欣 湖北輕工職業(yè)技術(shù)學(xué)院 2011年3月4日 湖北輕工職業(yè)技術(shù)學(xué)院 電子設(shè)計(jì)與制作綜合實(shí)訓(xùn) 目錄 第一章 概述 .............................

        EDA實(shí)訓(xùn) 徐申申5篇

        本次EDA實(shí)訓(xùn),我們小組在老師的耐心指導(dǎo)和同學(xué)們的互動(dòng)幫助下順利的完成了本次實(shí)訓(xùn)要求,主要是平時(shí)課上聽得認(rèn)真,許多基本操作課上都有練習(xí)過。整個(gè)實(shí)訓(xùn)過程,我們組每個(gè)成員都很......

        EDA實(shí)訓(xùn)總結(jié)報(bào)告[共5篇]

        合肥學(xué)院學(xué)生EDA實(shí)訓(xùn)總結(jié)報(bào)告 合肥學(xué)院電子系 EDA實(shí)訓(xùn)總結(jié)報(bào)告 系別電子系 專業(yè)電子信息工程 班級(jí) 姓名年少輕狂 學(xué)號(hào) 指導(dǎo)老師 成績 2011年9 月 8 日 EDA實(shí)訓(xùn)總結(jié)報(bào)告 合肥......

        實(shí)訓(xùn)心得

        宏圖三胞實(shí)訓(xùn)心得 轉(zhuǎn)眼間,市場營銷實(shí)訓(xùn)結(jié)束了,給我留下的是無窮的回味和深刻的體會(huì)。將近一個(gè)月的實(shí)習(xí)經(jīng)歷,我對(duì)公司各環(huán)節(jié)的業(yè)務(wù)流程有了初步的了解。因?yàn)槲沂窃阡N售部實(shí)習(xí),所......