第一篇:電工電子課設(shè)-數(shù)字鐘元器件清單
數(shù)字鐘課程設(shè)計元器件清單單價(元/個)1、2、3、共陽極數(shù)碼管:6個174LS247集成芯片:6塊1 74LS90集成芯片:6塊14、CD4060集成芯片:1塊5、74LS00集成芯片:1塊6、74LS74集成芯片:2塊7、74LS20集成芯片:2塊8、74LS08集成芯片:2塊9、74LS04集成芯片:1塊10、74LS32集成芯片:1塊11、22pf電容:2個12、32768時鐘晶體:1個13、1K電阻:1個
14、三極管:1個15、100Ω電阻:6個
17、蜂鳴器:1個
18、小飯盒:1個
19、面包板:1塊1 1 1 11 111
第二篇:數(shù)字鐘課設(shè)任務(wù)書
課程設(shè)計任務(wù)書
一、設(shè)計課題
數(shù)字鐘
二、設(shè)計時間
2011年 6 月 20日至2011年 6 月 24日
三、設(shè)計內(nèi)容及要求
1、設(shè)計要求
1)時間以24小時為一個周期; 2)能顯示時、分、秒,24小時制;
3)有校時功能,可以分別對時及分進(jìn)行單獨校時,使其校正到標(biāo)準(zhǔn)時間; 4)計時過程具有報時功能,當(dāng)時間到達(dá)整點前5秒進(jìn)行蜂鳴報時; 5)為了保證計時的穩(wěn)定及準(zhǔn)確須由晶體振蕩器提供表針時間基準(zhǔn)信號。6)在完成上述設(shè)計內(nèi)容的基礎(chǔ)上,可以自行設(shè)計一些附加功能。注意:硬件資源的節(jié)約,否則器件內(nèi)資源會枯竭。
2、工作任務(wù)與要求
1)搜集有關(guān)資料,進(jìn)行方案設(shè)計,畫出總體設(shè)計框圖,說明搶答器由哪些相對獨立的功能模塊組成,標(biāo)出各個模塊之間互相聯(lián)系,并以文字對原理作輔助說明。
2)進(jìn)行電路參數(shù)分析、論證,以及電路可靠性分析。3)設(shè)計各個功能模塊的電路圖,加上原理說明。
4)在驗證各個功能模塊基礎(chǔ)上,對整個電路的元器件和布線,進(jìn)行合理布局,畫出總體電路圖。
3、設(shè)計報告正文內(nèi)容要求
1)設(shè)計目的。2)設(shè)計指標(biāo)。3)設(shè)計方案及論證。
4)畫出設(shè)計的原理框圖,并要求說明該框圖的工作過程及每個模塊的功能。5)畫出各功能模塊的電路圖,加上原理說明(例如搶答門及控制電路,鎖存器及譯碼顯示原理等)。
6)畫出總布局接線圖(集成塊按實際布局位置畫,關(guān)鍵的連接應(yīng)單獨畫出,集成塊的引腳須按實際位置畫,并注明名稱。)
7)元器件清單。
胡靜波
第三篇:數(shù)字電子技術(shù)課設(shè)(數(shù)字鐘)
太原理工大學(xué)現(xiàn)代科技學(xué)院學(xué)院《數(shù)字電子技術(shù)》課程設(shè)計報告
數(shù)字電子技術(shù)課程設(shè)計報告
題
目:
多功能數(shù)字鐘課程設(shè)計
學(xué)
年:2007
學(xué)
期:第二學(xué)期
專
業(yè):自動化
班
級:0703
學(xué)
號:07100559 姓
名:劉磊
指導(dǎo)教師及職稱:
魏巍
時
間:
2009年7月9日
太原理工大學(xué)現(xiàn)代科技學(xué)院
第 0
頁 太原理工大學(xué)現(xiàn)代科技學(xué)院學(xué)院《數(shù)字電子技術(shù)》課程設(shè)計報告
數(shù)字電子技術(shù)課程設(shè)計報告
一、設(shè)計目的
數(shù)字鐘是一種用數(shù)字電路技術(shù)實現(xiàn)時、分、秒計時的裝置,與機械式時鐘相比具有更高的準(zhǔn)確性和直觀性,且無機械裝置,具有更更長的使用壽命,因此得到了廣泛的使用。數(shù)字鐘從原理上講是一種典型的數(shù)字電路,其中包括了組合邏輯電路和時序電路。
因此,我們此次設(shè)計與制做數(shù)字鐘就是為了了解數(shù)字鐘的原理,從而學(xué)會制作數(shù)字鐘.而且通過數(shù)字鐘的制作進(jìn)一步的了解各種在制作中用到的中小規(guī)模集成電路的作用及實用方法.且由于數(shù)字鐘包括組合邏輯電路和時敘電路.通過它可以進(jìn)一步學(xué)習(xí)與掌握各種組合邏輯電路與時序電路的原理與使用方法.二、設(shè)計要求
(1)設(shè)計指標(biāo)
① 時間以12小時為一個周期; ② 顯示時、分、秒;
③ 具有校時功能,可以分別對時及分進(jìn)行單獨校時,使其校正到標(biāo)準(zhǔn)時間; ④ 計時過程具有報時功能,當(dāng)時間到達(dá)整點前10秒進(jìn)行蜂鳴報時; ⑤ 為了保證計時的穩(wěn)定及準(zhǔn)確須由晶體振蕩器提供表針時間基準(zhǔn)信號。(2)設(shè)計要求
① 畫出電路原理圖(或仿真電路圖); ② 元器件及參數(shù)選擇; ③ 電路仿真與調(diào)試;
④ PCB文件生成與打印輸出。
(3)制作要求
自行裝配和調(diào)試,并能發(fā)現(xiàn)問題和解決問題。
(4)編寫設(shè)計報告
寫出設(shè)計與制作的全過程,附上有關(guān)資料和圖紙,有心得體會。
三、原理框圖
1.?dāng)?shù)字鐘的構(gòu)成
數(shù)字鐘實際上是一個對標(biāo)準(zhǔn)頻率(1HZ)進(jìn)行計數(shù)的計數(shù)電路。由于計數(shù)的起始時間不可能與標(biāo)準(zhǔn)時間(如北京時間)一致,故需要在電路上加一個校時電路,同時標(biāo)準(zhǔn)的1HZ時間信號必須做到準(zhǔn)確穩(wěn)定。通常使用石英晶體振蕩器電路構(gòu)成數(shù)字鐘。
第 1
頁 太原理工大學(xué)現(xiàn)代科技學(xué)院學(xué)院《數(shù)字電子技術(shù)》課程設(shè)計報告
譯 碼 顯 示 電 路時計數(shù)器分計數(shù)器秒計數(shù)器振蕩器校時電路報時電路多級分頻器(a)數(shù)字鐘組成框圖
2.晶體振蕩器電路
晶體振蕩器電路給數(shù)字鐘提供一個頻率穩(wěn)定準(zhǔn)確的32768Hz的方波信號,可保證數(shù)字鐘的走時準(zhǔn)確及穩(wěn)定。不管是指針式的電子鐘還是數(shù)字顯示的電子鐘都使用了晶體振蕩器電路。一般輸出為方波的數(shù)字式晶體振蕩器電路通常有兩類,一類是用TTL門電路構(gòu)成;另一類是通過CMOS非門構(gòu)成的電路,本次設(shè)計采用了后一種。如圖(b)所示,由CMOS非門U1與晶體、電容和電阻構(gòu)成晶體振蕩器電路,U2實現(xiàn)整形功能,將振蕩器輸出的近似于正弦波的波形轉(zhuǎn)換為較理想的方波。輸出反饋電阻R1為非門提供偏置,使電路工作于放大區(qū)域,即非門的功能近似于一個高增益的反相放大器。電容C1、C2與晶體構(gòu)成一個諧振型網(wǎng)絡(luò),完成對振蕩頻率的控制功能,同時提供了一個180度相移,從而和非門構(gòu)成一個正反饋網(wǎng)絡(luò),實現(xiàn)了振蕩器的功能。由于晶體具有較高的頻率穩(wěn)定性及準(zhǔn)確性,從而保證了輸出頻率的穩(wěn)定和準(zhǔn)確。
(b)CMOS 晶體振蕩器(仿真電路)
3.時間記數(shù)電路
第 2
頁 太原理工大學(xué)現(xiàn)代科技學(xué)院學(xué)院《數(shù)字電子技術(shù)》課程設(shè)計報告
一般采用10進(jìn)制計數(shù)器如74HC290、74HC390等來實現(xiàn)時間計數(shù)單元的計數(shù)功能。本次設(shè)計中選擇74HC390。由其內(nèi)部邏輯框圖可知,其為雙2-5-10異步計數(shù)器,并每一計數(shù)器均有一個異步清零端(高電平有效)。
秒個位計數(shù)單元為10進(jìn)制計數(shù)器,無需進(jìn)制轉(zhuǎn)換,只需將QA與CPB(下降沿有效)相連即可。CPA(下降沒效)與1HZ秒輸入信號相連,Q3可作為向上的進(jìn)位信號與十位計數(shù)單元的CPA相連。
秒十位計數(shù)單元為6進(jìn)制計數(shù)器,需要進(jìn)制轉(zhuǎn)換。將10進(jìn)制計數(shù)器轉(zhuǎn)換為6進(jìn)制計數(shù)器的電路連接方法如圖 2.4所示,其中Q2可作為向上的進(jìn)位信號與分個位的計數(shù)單元的CPA相連。
十進(jìn)制-六進(jìn)制轉(zhuǎn)換電路
分個位和分十位計數(shù)單元電路結(jié)構(gòu)分別與秒個位和秒十位計數(shù)單元完全相同,只不過分個位計數(shù)單元的Q3作為向上的進(jìn)位信號應(yīng)與分十位計數(shù)單元的CPA相連,分十位計數(shù)單元的Q2作為向上的進(jìn)位信號應(yīng)與時個位計數(shù)單元的CPA相連。
時個位計數(shù)單元電路結(jié)構(gòu)仍與秒或個位計數(shù)單元相同,但是要求,整個時計數(shù)單元應(yīng)為12進(jìn)制計數(shù)器,不是10的整數(shù)倍,因此需將個位和十位計數(shù)單元合并為一個整體才能進(jìn)行12進(jìn)制轉(zhuǎn)換。利用1片74HC390實現(xiàn)12進(jìn)制計數(shù)功能的電路如圖(d)所示。
(d)十二進(jìn)制電路
另外,圖(d)所示電路中,尚余-2進(jìn)制計數(shù)單元,正好可作為分頻器2HZ輸出信號轉(zhuǎn)化為1HZ信號之用。
4.譯碼驅(qū)動及顯示單元電路
選擇CD4511作為顯示譯碼電路;選擇LED數(shù)碼管作為顯示單元電路。由CD4511把輸進(jìn)來的二進(jìn)制信號翻譯成十進(jìn)制數(shù)字,再由數(shù)碼管顯示出來。這里的LED數(shù)碼管是采用共陰的方法連接的。
計數(shù)器實現(xiàn)了對時間的累計并以8421BCD碼的形式輸送到CD4511芯片,再由4511芯片把BCD碼轉(zhuǎn)變?yōu)槭M(jìn)制數(shù)碼送到數(shù)碼管中顯示出來。
第 3
頁 太原理工大學(xué)現(xiàn)代科技學(xué)院學(xué)院《數(shù)字電子技術(shù)》課程設(shè)計報告
5.校時電路
數(shù)字鐘應(yīng)具有分校正和時校正功能,因此,應(yīng)截斷分個位和時個位的直接計數(shù)通路,并采用正常計時信號與校正信號可以隨時切換的電路接入其中。即為用COMS與或非門實現(xiàn)的時或分校時電路,In1端與低位的進(jìn)位信號相連;In2端與校正信號相連,校正信號可直接取自分頻器產(chǎn)生的1HZ或2HZ(不可太高或太低)信號;輸出端則與分或時個位計時輸入端相連。當(dāng)開關(guān)打向下時,因為校正信號和0相與的輸出為0,而開關(guān)的另一端接高電平,正常輸入信號可以順利通過與或門,故校時電路處于正常計時狀態(tài);當(dāng)開關(guān)打向上時,情況正好與上述相反,這時校時電路處于校時狀態(tài)。
實際使用時,因為電路開關(guān)存在抖動問題,所以一般會接一個RS觸發(fā)器構(gòu)成開關(guān)消抖動電路,所以整個較時電路就如圖(f)。
(f)帶有消抖電路的校正電路
6.整點報時電路
電路應(yīng)在整點前10秒鐘內(nèi)開始整點報時,即當(dāng)時間在59分50秒到59分59秒期間時,報時電路報時控制信號。
當(dāng)時間在59分50秒到59分59秒期間時,分十位、分個位和秒十位均保持不變,分別為5、9和5,因此可將分計數(shù)器十位的QC和QA、個位的QD和QA及秒計數(shù)器十位的QC和QA相與,從而產(chǎn)生報時控制信號。
報時電路可選74HC30來構(gòu)成。74HC30為8輸入與非門。
第 4
頁 太原理工大學(xué)現(xiàn)代科技學(xué)院學(xué)院《數(shù)字電子技術(shù)》課程設(shè)計報告
說明:當(dāng)時間在59分50秒到59分59秒期間時 分十位、分個 位和秒十位均保持不變,分別為5,9和5;因此,可以將分計數(shù)器十位的Qc和QA,個位的QD和QA及秒計數(shù)器十位的QC和QA相與,從而產(chǎn)生報時控制信號。IO1分計數(shù)器十位的Qc和QAIO2U11VCCIO35VVCCX182345V分計數(shù)器個位的QD和QAIO456114V_0.5WIO512秒計數(shù)器十位的QC和QAIO674HC30D數(shù)字鐘設(shè)計-整點報時電路部分
四、元器件
1.四連面包板1塊(編號A45)
2.鑷子1把 3.剪刀1把
4.共陰八段數(shù)碼管6個 5.網(wǎng)絡(luò)線2米/人 6.CD4511集成塊6塊 7.CD4060集成塊1塊 8.74HC390集成塊3塊 9.74HC51集成塊1塊 10.74HC00集成塊4塊 11.74HC30集成塊1塊 12.10MΩ電阻5個 13.500Ω電阻14個 14.30p電容2個
15.32.768k時鐘晶體1個 16.蜂鳴器10個(每班)1)芯片連接圖
1)74HC00D
2)CD4511
第 5
頁 太原理工大學(xué)現(xiàn)代科技學(xué)院學(xué)院《數(shù)字電子技術(shù)》課程設(shè)計報告
3)74HC390D
4)74HC51D
2.面包板的介紹
面包板一塊總共由五部分組成,一豎四橫,面包板本身就是一種免焊電板。面包板的樣式是:
第 6
頁 太原理工大學(xué)現(xiàn)代科技學(xué)院學(xué)院《數(shù)字電子技術(shù)》課程設(shè)計報告
面包板的注意事項:
1. 面包板旁一般附有香蕉插座,用來輸入電壓、信號及接地。2. 上圖中連著的黑線表示插孔是相通的。
3. 拉線時,盡量將線緊貼面包板,把線成直角,避免交叉,也不要跨越元件。4. 面包板使用久后,有時插孔間連接銅線會發(fā)生脫落現(xiàn)象,此時要將此排插孔做記號。并不再使用。
五、各功能塊電路圖
數(shù)字鐘從原理上講是一種典型的數(shù)字電路,可以由許多中小規(guī)模集成電路組成,所以可以分成許多獨立的電路。
(一)六進(jìn)制電路
由74HC390、7400、數(shù)碼管與4511組成,電路如圖一。
U1A3123U2A12Com74HC00D74HC00DU5SEVEN_SEG_COM_KABCDEFGU3AV1 32Hz 5V141INA1INB21CLR31QA1QB1QC1QD5677126U413DADBDCDD5OAOBOCODOE1211109151474HC390D43~ELOF~BIOG~LTVCC5V4511BD將十進(jìn)制計數(shù)器轉(zhuǎn)換為六進(jìn)制的連接方法
(二)十進(jìn)制電路
由74HC390、7400、數(shù)碼管與4511組成,電路如圖二。
第 7
頁 太原理工大學(xué)現(xiàn)代科技學(xué)院學(xué)院《數(shù)字電子技術(shù)》課程設(shè)計報告
U4A3126U4B4574HC00D74HC00DComU3SEVEN_SEG_COM_KU1AV1 60Hz 5V141INA1INB21CLR31QA1QB1QC1QD5677126U213DADBDCDD5OAOBOCODOE12111091514ABCDEFGVCC5V74HC390D43~ELOF~BIOG~LT4511BD十進(jìn)制接法測試仿真電路
(三)六十進(jìn)制電路
由兩個數(shù)碼管、兩4511、一個74HC390與一個7400芯片組成,電路如圖三。
(四)雙六十進(jìn)制電路
由2個六十進(jìn)制連接而成,把分個位的輸入信號與秒十位的Qc相連,使其產(chǎn)生進(jìn)位,電路圖如圖四。
第 8
頁 太原理工大學(xué)現(xiàn)代科技學(xué)院學(xué)院《數(shù)字電子技術(shù)》課程設(shè)計報告
ComComSEVEN_SEG_COM_KU1B6453U1A12U4SEVEN_SEG_COM_KU7U11BABCDEFG64513DADBDCDD5OAOBOCODOE~ELOF~BI~LTOG1211109151421CLR141INA1INB3U10A12ABCDEFG74HC00D74HC00DU3B15122INA2INB142CLR132QA2QB2QC2QD11109U2712674HC00D74HC00DU8A31QA1QB1QC1QD5677126U913DADBDCDD5OAOBOCODOE12111091514VCC5V74HC390D43U1C891011U1D12134511BD74HC390DComVCCU643~ELOF~BI~LTOG5VSEVEN_SEG_COM_K74HC00D74HC00DABCDEFG84511BDComU15C91011U16DSEVEN_SEG_COM_K1213U14U3A131INA1INB21CLR1QA1QB1QC1QD5677126U513DADBDCDD5OAOBOCODOE1211109151474HC00D74HC00DU12B15122INA2INB142CLR132QA2QB2QC2QD111097126U13DADBDCDD5OAOBOCODOEABCDEFG***14V1 100kHz 5V474HC390D43~ELOF~BI~LTOGVCC74HC390D5V43~ELOF~BI~LTOG4511BD4511BD
(五)時間計數(shù)電路
由1個十二進(jìn)制電路、2個六十進(jìn)制電路組成,因上面已有一個雙六十電路,只要把它與十二進(jìn)制電路相連即可,詳細(xì)電路見圖五。
ComComComComComComU1SEVEN_SEG_COM_KU2SEVEN_SEG_COM_KU4SEVEN_SEG_COM_KU3SEVEN_SEG_COM_KU5SEVEN_SEG_COM_KU6SEVEN_SEG_COM_KABCDEFGABCDEFGABCDEFGVCCVCCABCDEFGABCDEFGABCDEFG5V***45VVCCVCC***49***45V***3121110***01514145V9VCCOG995V99OAOBODOAOBODOAOBODOEOEOCOCOCOFOFOEOGOAOBODOAOBODOAOBODOEOEOCOCOCOFOFOEOGOG~LT~LT~EL~EL~BI~BI~ELDADCDDDADCDDDADC~LT~LT~LTDBDB~EL~EL~EL~BI~BIDADCDDDADCDDDADCDBDB3DBDD~BI5V73DBDD4511BD54511BD******12643U23CU25A74HC00D***8U21A74HC00D13111038U20C74HC00D3U19A74HC00D131110974HC00D9356356772QB1QD2QD2QD1QB1QC2QB2QC2QB2QC1QB1QA2QA2QA1QA1QC1QD2QA2QC2QD61QB2INA1CLR2CLR2CLR1INA1INB2INA2INB2INA2INB1INA1INA1INB74HC00D161CLR74HC390D6151INB74HC00D111CLRU26B74HC390D74HC390N1174HC390N74HC390DU20B1574HC00D1262INB74HC00D74HC00D***242V1 1000Hz 5V時,分,秒計時電路圖
(六)校正電路
由74CH51D、74HC00D與電阻組成,校正電路有分校正和時校正兩部分,電路如圖六。
第 9
頁
142CLRU13AU16B1QA1QC1QDU24DU22BU14AU17BU20DU15AU18B74HC390N43~BI~LT4511BDOGU7U8OFU10VCC4511BDOGU9U114511BDOFU124511BD1010921921254***254太原理工大學(xué)現(xiàn)代科技學(xué)院學(xué)院《數(shù)字電子技術(shù)》課程設(shè)計報告
IO1VCC正常輸入信號5V校正信號R1IO2U2C9108小時校正電路J110Mohm74HC00D注意:分校時時,不會進(jìn)位到小時。U11111213910U2DKey = A12R210MohmIO313U2A8123時計數(shù)器IO574HC00D1123674HC00D正常輸入信號校正信號R3U3A10Mohm12U2B456分計數(shù)器IO6IO44574HC00D74HC51D3J274HC00DKey = B分鐘校正電路分校正時鎖定小時信號輸入R410MohmU3B456圖中采用基本RS觸發(fā)器構(gòu)成開關(guān)消抖動電路,其中與非門選用74HC00;對J1和J2,因為校正信號與0相與為0,而開關(guān)的另一端接高電平,正常輸入信號可以順利通過與或門,故校時電路處于正常計時狀態(tài),當(dāng)開關(guān)打向上時,情況正好與上述相反,這時電路處于校時狀態(tài)。74HC00D數(shù)字鐘設(shè)計-校時電路部分
(七)晶體振蕩電路
由晶體與2個30pF電容、1個4060、一個10兆的電阻組成,芯片3腳輸出2Hz的方波信號,電路如圖七。
(八)整點報時電路
由74HC30D和蜂鳴器組成,當(dāng)時間在59:50到59:59時,蜂鳴報時,電路如圖八。
第 10
頁 太原理工大學(xué)現(xiàn)代科技學(xué)院學(xué)院《數(shù)字電子技術(shù)》課程設(shè)計報告
說明:當(dāng)時間在59分50秒到59分59秒期間時 分十位、分個 位和秒十位均保持不變,分別為5,9和5;因此,可以將分計數(shù)器十位的Qc和QA,個位的QD和QA及秒計數(shù)器十位的QC和QA相與,從而產(chǎn)生報時控制信號。IO1分計數(shù)器十位的Qc和QAIO2U11VCCIO35VVCCX182345V分計數(shù)器個位的QD和QAIO456114V_0.5WIO512秒計數(shù)器十位的QC和QAIO674HC30D數(shù)字鐘設(shè)計-整點報時電路部分
六、總接線元件布局簡圖
整個數(shù)字鐘由時間計數(shù)電路、晶體振蕩電路、校正電路、整點報時電路組成。
其中以校正電路代替時間計數(shù)電路中的時、分、秒之間的進(jìn)位,當(dāng)校時電路處于正常輸入信號時,時間計數(shù)電路正常計時,但當(dāng)分校正時,其不會產(chǎn)生向時進(jìn)位,而分與時的校位是分開的,而校正電路也是一個獨立的電路。
電路的信號輸入由晶振電路產(chǎn)生,并輸入各電路。簡圖如圖九。
七、芯片連接總圖
因仿真與實際元件上的差異,所以在原有的簡圖的基礎(chǔ)上,又按實際布局畫了這張按實際芯片布局的接線圖,如圖十。
八、總結(jié)
1. 實驗過程中遇到的問題及解決方法
① 面包板測試
測試面包板各觸點是否接通。
② 七段顯示器與七段譯碼器的測量
第 11
頁 太原理工大學(xué)現(xiàn)代科技學(xué)院學(xué)院《數(shù)字電子技術(shù)》課程設(shè)計報告
把顯示器與CD4511相連,第一次接時,數(shù)碼管完全沒有顯示數(shù)字,檢查后發(fā)現(xiàn)是數(shù)碼管未接地而造成的,接地后發(fā)現(xiàn)還是無法正確顯示數(shù)字,用萬用表檢測后,發(fā)現(xiàn)是因芯片引腳有些接觸不良而造成的,所以確認(rèn)芯片是否接觸良好是非常重要的一件事。
③ 時間計數(shù)電路的連接與測試
六進(jìn)制、十進(jìn)制都沒有什么大的問題,只是芯片引腳的老問題,只要重新插過芯片就可以解決了。但在六十進(jìn)制時,按圖接線后發(fā)現(xiàn),顯示器上的數(shù)字總是100進(jìn)制的,而不是六十進(jìn)制,檢測后發(fā)現(xiàn)無論是線路的連通還是芯片的接觸都沒有問題。最后,在重對連線時發(fā)現(xiàn)是線路接錯引腳造成的,改過之后,顯示就正常了。
④ 校正電路
因上面程因引腳接錯而造成錯誤,所以校正電路是完全按照仿真圖所連的,在測試時,開始進(jìn)行時校時時,沒有出現(xiàn)問題,但當(dāng)進(jìn)行到分校時時,發(fā)現(xiàn)計數(shù)電路的秒電路開始亂跳出錯。因此,電路一定是有地方出錯了,在反復(fù)對照后,發(fā)現(xiàn)是因為在接入校正電路時忘了把秒十位和分個位之間的連線拿掉而造成的,因此,在接線時一定要注意把不要的多余的線拿掉。
2. 設(shè)計體會
通過這次對數(shù)字鐘的設(shè)計與制作,讓我了解了設(shè)計電路的程序,也讓我了解了關(guān)于數(shù)字鐘的原理與設(shè)計理念,要設(shè)計一個電路總要先用仿真仿真成功之后才實際接線的。但是最后的成品卻不一定與仿真時完全一樣,因為,再實際接線中有著各種各樣的條件制約著。而且,在仿真中無法成功的電路接法,在實際中因為芯片本身的特性而能夠成功。所以,在設(shè)計時應(yīng)考慮兩者的差異,從中找出最適合的設(shè)計方法。通過這次學(xué)習(xí),讓我對各種電路都有了大概的了解,所以說,坐而言不如立而行,對于這些電路還是應(yīng)該自己動手實際操作才會有深刻理解。
3. 對設(shè)計的建議
我希望老師在我們動手制作之前應(yīng)先告訴我們一些關(guān)于所做電路的資料、原理,以及如何檢測電路的方法,還有關(guān)于檢測芯片的方法。這樣會有助于我們進(jìn)一步的進(jìn)入狀況,完成設(shè)計
參考文獻(xiàn):
《數(shù)字電路硬件設(shè)計實踐》 賈秀美 主編 高等教育出版社 《電子線路設(shè)計、實驗、測試》 謝自美主編 華中理工出版社?!稊?shù)字電子技術(shù)基礎(chǔ)》 閻 石 主編 高等教育出版社
第 12
頁
第四篇:VHDL實現(xiàn)數(shù)字鐘課設(shè)報告[推薦]
東北大學(xué)信息學(xué)院
課程設(shè)計報告
課程設(shè)計題目:用VHDL語言實現(xiàn)數(shù)字鐘的設(shè)計
班 級:電子1001班 學(xué) 號:20102594 姓 名:劉云飛
指導(dǎo)老師:李世平、李寧
設(shè)計時間:2012年12月
東北大學(xué)信息學(xué)院
摘要
隨著EDA技術(shù)的發(fā)展,EDA在通信、電子等領(lǐng)域占有十分重要的地位。本設(shè)計介紹了基于VHDL語言的數(shù)字鐘的設(shè)計。數(shù)字鐘的功能是對年、月、日、時、分、秒、星期,以及鬧鐘時、分的預(yù)置;在正常計數(shù)時的時、分與鬧鐘設(shè)定的時、分相同時,實現(xiàn)報時,同時以stop和pass鍵對鬧鐘進(jìn)行停止及延遲響鈴的控制;在整點的時候led燈閃爍一下。其中,用set脈沖的不同實現(xiàn)對預(yù)置,正常計時,鬧鐘的控制。Set為1~12分別控制顯示年月日、預(yù)置年月日、時分秒、星期、顯示時分秒、預(yù)置鬧鐘時分、顯示鬧鐘預(yù)置的時分。預(yù)置時用up的高、低電平實現(xiàn)對各預(yù)置量的加、減控制。將1KHZ的時鐘進(jìn)行分頻為1HZ,實現(xiàn)每次脈沖為1秒。經(jīng)仿真和驗證顯示,此數(shù)字鐘切實可行,可以實現(xiàn)顯示時間和鬧鐘的功能。
關(guān)鍵詞:VHDL語言,數(shù)字鐘,預(yù)置
東北大學(xué)信息學(xué)院
目錄
摘 要............................................................2
1、設(shè)計目的.........................................................4
2、設(shè)計內(nèi)容和要求...................................................4
3、設(shè)計原理.........................................................4
3.1 數(shù)字鐘功能介紹..........................................................................................................4 3.2 數(shù)字鐘設(shè)計原理..........................................................................................................5
4、VHDL程序設(shè)計.....................................................6
4.1 整體設(shè)計思路................................................................................................................6 4.2 各模塊設(shè)計方法............................................................................................................7 4.2.1 頂層模塊...............................................................................................................7 4.2.2 其他模塊...............................................................................................................8 4.2.3 程序包模塊.........................................................................................................13
5、仿真與分析......................................................13
5.1 仿真結(jié)果....................................................................................................................13 5.2 仿真分析....................................................................................................................16
6、課程設(shè)計總結(jié)....................................................16
7、參考文獻(xiàn)........................................................17
東北大學(xué)信息學(xué)院
1、設(shè)計目的
掌握利用可編程邏輯器件和EDA設(shè)計工具進(jìn)行電子系統(tǒng)設(shè)計的方法。
2、設(shè)計內(nèi)容和要求
用VHDL語言實現(xiàn)數(shù)字鐘的設(shè)計,要求設(shè)計實現(xiàn)一個具有帶預(yù)置數(shù)的數(shù)字鐘,具有顯示年月日時分秒的功能。用6個數(shù)碼管顯示時分秒,set按鈕產(chǎn)生第一個脈沖時,顯示切換年月日,第2個脈沖到來時可預(yù)置年份,第3個脈沖到來時可預(yù)置月份,依次第4、5、6、7個脈沖到來時分別可預(yù)置日期、時、分、秒,第 8個脈沖到來后預(yù)置結(jié)束,正常工作,顯示的是時分秒。Up為高電平時,upclk有脈沖到達(dá)時,預(yù)置位加1。否則減1。
3、設(shè)計原理 3.1 數(shù)字鐘功能介紹
數(shù)字鐘具有計時、預(yù)置、報時的功能。以不同的set脈沖控制各個功能。
(1)在計時功能中,數(shù)字鐘實現(xiàn)對年月日時分秒即星期的計時,并可以通過LED數(shù)碼管分別顯示年月日、或時分秒、或星期、或鬧鐘的時分。
(2)在預(yù)置功能中,可以通過UP鍵對各需要預(yù)置的量進(jìn)行控制。UP=1時,進(jìn)行“加”控制,UP=0時,進(jìn)行“減”控制。
(3)在報時功能中,分為整點報時和設(shè)置時間報時。其中整點報時以ce作為使能輸入端,在整點時燈進(jìn)行一秒閃爍;設(shè)置時間報時以enable作為使能輸入端,enable=1時設(shè)置時間報時功能啟動,在鬧鐘預(yù)置時間與時鐘當(dāng)前時間相同時報時,若此時按下stop,鬧鐘立即停止并不再響鈴,若按下pass,則鬧鐘立即停止,但三分鐘后再響,如此循環(huán)5次后不再響鈴,若什么都不按,鬧鐘響鈴持續(xù)1分鐘。
東北大學(xué)信息學(xué)院
3.2 數(shù)字鐘設(shè)計原理
本設(shè)計功能有8個子模塊:分頻模塊、時分秒模塊、日模塊、年月模塊、鬧鐘預(yù)置模塊、星期模塊、響鈴模塊。通過元件例化由頂層文件timekeeper綜合。
整體設(shè)計框圖及外觀圖如(圖 3-1)及(圖3-2)
圖3-1 數(shù)字鐘設(shè)計整體框圖
東北大學(xué)信息學(xué)院
圖3-2 數(shù)字鐘外觀圖
4、VHDL程序設(shè)計
4.1 整體設(shè)計思路
采用自上而下的方法進(jìn)行整體設(shè)計。整個設(shè)計共分為8個模塊,通過頂
層文件timekeeper元件例化將8個模塊各個端口對應(yīng)相連。在設(shè)計各個模塊時所用到的其它運算方法等放于work庫中,通過程序包及程序包體的方式對所使用函數(shù)進(jìn)行定義。
主要使用的語句有:元件例化語句,過程語句,信號賦值語句,if語句,case語句(在狀態(tài)機中)。
圖(4-1)表示了個模塊的連接及連接是所用到的觸發(fā)器等。
東北大學(xué)信息學(xué)院
圖4-1
整體結(jié)構(gòu)圖
4.2 各模塊設(shè)計方法
4.2.1 頂層模塊
頂層模塊timekeeper是.對對所有模塊的綜合。
它包含的功能是:通過元件例化連接各模塊;實現(xiàn)對鬧鐘控制位sp2的控制;實現(xiàn)鬧鐘的整點報時閃爍。
輸入端:up
全局加減選擇,控制預(yù)置時的加減
setpin 設(shè)定選擇
東北大學(xué)信息學(xué)院
upclk 加減觸發(fā)
f1000 時鐘輸入
輸出端:a0~d1 八位數(shù)碼管控制引腳的輸出
z
整點報時輸出 4.2.2 其他模塊
1、時分秒模塊
時分秒模塊h_m_s是對時、分、秒正常計時(set=0 or 1 or 12)和預(yù)置時分秒(set=5 or 6 or 7)的實現(xiàn)。
分和秒由兩個六十進(jìn)制實現(xiàn),時由24進(jìn)制實現(xiàn)。當(dāng)時間達(dá)到23時59分59秒時,時分秒全部歸零,進(jìn)位位ov由零變?yōu)?,通過管腳連接到date模塊的時鐘計數(shù)信號clk0,開啟date模塊。
2、日的模塊
日的模塊date實現(xiàn)日子進(jìn)行正常計時(set=0 or 1 or 12)和預(yù)置(set=4)。
由于每月的天數(shù)與月份、年份有關(guān),故需判斷年月。(1)(2)(3)當(dāng)1、3、5、7、8、10、12月時,每月31天,使用31進(jìn)制。當(dāng)4、6、9、11月時,每月30天,使用30進(jìn)制。當(dāng)2月時,分閏年和平年。閏年29天,平年28天。
閏年和平年的判斷方法是:由于通過年月模塊傳輸?shù)哪攴轂閮晌籅CD碼。若高位信號為“xxx0”且低位信號為“xx00”或高位信號為“xxx1”且低位信號為“xx10”,則可判定為閏年,否則為平年。
以上各月,當(dāng)日期至月底時返回1,進(jìn)位位ov變?yōu)?通過管腳連接年月模塊的時鐘計數(shù)信號clk0,開啟年月模塊。
3、年月模塊
年月模塊year_mon實現(xiàn)年月正常計時(set=0 or 1 or 12)和年、月的預(yù)置(set=2 or 3)。
月為12進(jìn)制,當(dāng)達(dá)到12時變回為1,同時使年份進(jìn)1。由兩位BCD碼表示年份,故可以表示100年之年的所有年,為100進(jìn)制。
東北大學(xué)信息學(xué)院
圖4-2 year_mon和date模塊的電路連接圖
4、星期模塊
星期模塊week的功能是實現(xiàn)對星期的計時(set=0 or 1 or 12)和預(yù)置(set=8)。為七進(jìn)制。
圖4-3 week模塊的RTL
5、鬧鐘模塊
東北大學(xué)信息學(xué)院
鬧鐘模塊alarm是對鬧鐘時和分的預(yù)置(set=10 or 11)。時為24進(jìn)制,分為60進(jìn)制。
圖4-3 alarm模塊的RTL
另外,在頂層模塊timekeeper,當(dāng)鬧鐘預(yù)置時間與計時時間相同時(僅時、分),鬧鐘響鈴,當(dāng)不對其進(jìn)行任何操作時,響鈴維持1分鐘。響鈴方式見4.2.7響鈴模塊。
6、響鈴模塊
響鈴模塊alarm是對鬧鐘響鈴的控制。其中主要包含:
Enable:當(dāng)enable=1時,鬧鐘可以工作。
Sp2 :當(dāng)頂層模塊鬧鐘時間與計時相等時,sp2=1,響鈴開啟。Stop :鬧鐘停止并不再響鈴。
Pass :鬧鐘停止但三分鐘后再響,循環(huán)5次。Sp :響鈴輸出。Sp=1時響鈴,sp=0時不響。本模塊主要使用的方法是狀態(tài)機。相應(yīng)狀態(tài)轉(zhuǎn)換圖如下:
東北大學(xué)信息學(xué)院
圖 4-4 響鈴模塊狀態(tài)轉(zhuǎn)換圖
在狀態(tài)t_pass時,使用計數(shù)的方法實現(xiàn)對3分鐘,5次循環(huán)的計數(shù)。
圖 4-5 計數(shù)的流程圖
東北大學(xué)信息學(xué)院
圖4-6 speak模塊的RTL
7、分頻模塊
分頻模塊fenpin使輸入為1KHZ時鐘信號時,接入電路經(jīng)分頻后仍能按1HZ即1s計數(shù)。
圖4-7 fenpin模塊的RTL
8、顯示模塊
顯示模塊led即七段數(shù)碼管的顯示電路。
東北大學(xué)信息學(xué)院
圖4-8 led模塊的RTL 4.2.3 程序包模塊
程序模塊是對各模塊所用到的函數(shù)的定義,通過程序包package定義時、日、月、年等的增減函數(shù)(procedure),并用程序包體package body具體說明函數(shù)的內(nèi)容。通過use.work.pac.all語句調(diào)用程序包,使程序書寫更加方便簡潔。
5、仿真與分析
5.1 仿真結(jié)果
1、h_m_s模塊
東北大學(xué)信息學(xué)院
表示當(dāng)up=1時,時鐘時(set=5)、分(set=6)、秒(set=7)從0開始加。
圖 5-1
2、date模塊
以下為對應(yīng)月份截圖。另外,當(dāng)日期由最末變?yōu)?時,ov進(jìn)1以控制year_mon模塊。
(1)大月:每月31天。
圖5-2-1(2)小月:每月30天。
圖5-2-2(3)平年2月:每月28天。
東北大學(xué)信息學(xué)院
圖5-2-3(3)閏年2月:每月29天。
圖5-2-4
3、year_mon模塊
圖5-3
4、week模塊
前半部分up=1,為加,1~7,后半部分up=0,為減,6~1
圖5-4
5、alarm模塊
下圖反映對鬧鐘時(set=10)、分(set=11)的預(yù)置,up=1為加。
圖 5-5
6、speak模塊
(1)按下pass
由下圖可見,當(dāng)時間相同sp為高電平;按下pass后sp變?yōu)榈碗娖?,三分?/p>
東北大學(xué)信息學(xué)院
后sp又為高電平。
圖5-6-1(2)按下stop
由下圖可見,當(dāng)時間相同時sp為高電平,按下stop后sp變?yōu)榈碗娖健?/p>
圖 5-6-2
5.2 仿真分析
各模塊仿真均可實現(xiàn),且波形顯示可以實現(xiàn)預(yù)想的功能。
6、課程設(shè)計總結(jié)
通過這次的課程設(shè)計,我又一次系統(tǒng)的復(fù)習(xí)了VHDL語言,通過實踐對VHDL語言和EDA技術(shù)有了更具現(xiàn)實性應(yīng)用性的了解,并熟練了相關(guān)軟件的使用方法。
此次課程設(shè)計的內(nèi)容是數(shù)字鐘,我學(xué)會了如何利用元件例化將各個模塊結(jié)合起來,而不是一味的想起一個功能設(shè)計一個功能,而是有一個總體的自上而下的設(shè)計,建立基本的設(shè)計框圖(如圖 3-1),再進(jìn)行具體的設(shè)計。
在程序調(diào)試的過程中,出現(xiàn)了很多的問題。我發(fā)現(xiàn)往往是一行出現(xiàn)了錯誤導(dǎo)致了接下來一系列錯誤的出現(xiàn)。
還有在仿真中出現(xiàn)錯誤的紅線,并出現(xiàn)了‘U’字符,全都是未設(shè)置初值所致。而在設(shè)置初值時仍然出現(xiàn)了問題。最開始我想定義一個clr信號,當(dāng)clr為高電平時各功能清零,但是在實際仿真時,由于常常要看在月末或類似23時59分59秒這樣的時刻是否有進(jìn)位信號進(jìn)為高電平,從零開始顯然讓仿真變的十
東北大學(xué)信息學(xué)院
分麻煩,如果可以直接賦初值到接近進(jìn)位的時刻就會讓仿真變得簡便。即使用信號賦初值的方法對信號進(jìn)行賦初值,既解決錯誤又利于仿真。
在最后對頂層仿真時出現(xiàn)了很多的問題,最后發(fā)現(xiàn)都是未對應(yīng)的問題。當(dāng)然,我的設(shè)計還有很多不足的地方。比如有一處的競爭冒險產(chǎn)生的毛刺沒有解決。最開始是將speak模塊控制信號sp2的相關(guān)程序?qū)懺诹薬larm模塊,仿真時發(fā)現(xiàn)在一處出現(xiàn)了毛刺,在對鬧鐘進(jìn)行預(yù)置時分時的第一個時間都未足一個時鐘周期(如圖 5-5)。后來我想是否因為alarm模塊有兩個process進(jìn)程,就將sp2的相關(guān)程序挪到了頂層模塊,但是最后還是沒有實現(xiàn)。咨詢了一下同學(xué)們,他們都說這沒有問題,不需要解決,所以就沒有解決這個問題。
此次課程設(shè)計我學(xué)到了很多,但是我覺得應(yīng)該放在剛剛考完EDA之后,那時候?qū)χ皇怯浀帽容^清楚,不像在這次設(shè)計時很多知識都想不起來了。其他的對我?guī)椭己艽蟆?/p>
7、參考文獻(xiàn) 李景華,杜玉遠(yuǎn)等著.可編程邏輯器件與EDA技術(shù).沈陽:東北大學(xué)出版社,2000 2 齊懷印等.高級邏輯器件與設(shè)計.北京:電子工業(yè)出版社,1996 3 可編程邏輯器件與數(shù)字系統(tǒng)設(shè)計[M].北京航天航空大學(xué)出版社,1999 4 劉真,畢才術(shù).數(shù)字邏輯與計算機設(shè)計[M ]北京:高等教育出版社,2002 5 王小軍.VHDL簡明教程[M].北京:清華大學(xué)出版社,1997
第五篇:電子課設(shè) 心得體會
電子課設(shè)心得體會
本次課設(shè)的任務(wù)是完成一個電子鐘,要求有計時,周顯示與整點報時功能。整個電路系統(tǒng)大體由秒脈沖發(fā)生器,計數(shù)譯碼顯示功能模塊,整點報時蜂鳴器電路模塊組成。
在設(shè)計過程中,主要的感受有幾點:
第一,理論基礎(chǔ)要扎實。電子鐘的課設(shè)最基礎(chǔ)的部分就是電子課上的計時器內(nèi)容,在清楚計時器,觸發(fā)器,邏輯電路等集成元器件和相關(guān)電路工作原理的前提下,才能對任務(wù)有一個清晰明確的了解和設(shè)想出解決方案。
第二,線路布局要有全局觀念。在明確電子鐘整體工作原理和組成部分以及它們的相互聯(lián)系后,才能規(guī)劃出合理,操作性強的布線布局。這一點我深有體會,當(dāng)初布局時一味強調(diào)緊湊,想為后來的電路留出空間,結(jié)果造成了整體電路布線的疏密不均,大量導(dǎo)線集中在一塊區(qū)域內(nèi),為日后的排查調(diào)試工作帶來了巨大的工作量。
第三,要用模塊化的思想來處理具體任務(wù)。所謂復(fù)雜,不過是簡單的堆砌。整個系統(tǒng)的電路紛繁復(fù)雜,所以要用模塊化的思想來拆分具體任務(wù),之后再逐一解決。我將電路系統(tǒng)拆分為秒脈沖發(fā)生器,計數(shù)譯碼顯示功能模塊和整點報時蜂鳴器電路模塊,化整為零,大大提高了設(shè)計效率。
在制作過程中,明顯感覺到,知易行難。真正的工程遠(yuǎn)沒有理想的設(shè)計模型那么簡單。尤其是插線,極端需要細(xì)致耐心,剪線頭時稍有疏忽,就容易造成接觸不良,而對錯面包板上的洞眼,更是令人欲哭無淚的差錯。
在調(diào)試過程中,對排錯的不易深有體會。經(jīng)過不斷摸索,總結(jié)出了一套流程。
一旦出現(xiàn)問題,第一,由現(xiàn)象分析問題的來源。第二,通過初步電位測試,縮小和確定故障的范圍。第三,對照圖紙,注意檢查芯片各引腳的結(jié)線。第四,檢查引腳的線頭,芯片的引腳等是否存在接觸問題。第五,改動后再次上電觀察故障的表現(xiàn)情況有無變化。第六,當(dāng)以上一切都不起作用時,向老師匯報電位測量結(jié)果,請教老師的經(jīng)驗,或者參照同學(xué)類似問題的結(jié)局方法。
通過這次課設(shè)的工程鍛煉,我感到,行百里者半八十,面對浩大復(fù)雜的具體工程,一定要有信心,恒心,耐心和決心。打好基礎(chǔ),從小到大,由淺入深,從局部到整體,以弄清工作原理為第一要務(wù),在這一基礎(chǔ)上,小心謹(jǐn)慎,細(xì)致耐心地動手搭建。遇見問題要多觀察,多思考,用邏輯分析和經(jīng)驗來分析解決問題。最后覺得,小小一個電子鐘就有如此復(fù)雜的工作量,確實應(yīng)該使用Proteus等電路電子設(shè)計仿真軟件進(jìn)行設(shè)計和仿真調(diào)試,這能極大地解放設(shè)計人員,減輕勞動量,提高工作效率和成品質(zhì)量。
05101064
江一帆