欧美色欧美亚洲高清在线观看,国产特黄特色a级在线视频,国产一区视频一区欧美,亚洲成a 人在线观看中文

  1. <ul id="fwlom"></ul>

    <object id="fwlom"></object>

    <span id="fwlom"></span><dfn id="fwlom"></dfn>

      <object id="fwlom"></object>

      PCB圖布線的經(jīng)驗總結(jié)

      時間:2019-05-12 13:50:39下載本文作者:會員上傳
      簡介:寫寫幫文庫小編為你整理了多篇相關(guān)的《PCB圖布線的經(jīng)驗總結(jié)》,但愿對你工作學(xué)習(xí)有幫助,當(dāng)然你在寫寫幫文庫還可以找到更多《PCB圖布線的經(jīng)驗總結(jié)》。

      第一篇:PCB圖布線的經(jīng)驗總結(jié)

      PCB圖布線的經(jīng)驗總結(jié)

      1.組件布置

      組件布置合理是設(shè)計出優(yōu)質(zhì)的PCB圖的基本前提。關(guān)于組件布置的要求主要有安裝、受力、受熱、信號、美觀六方面的要求。1.1.安裝

      指在具體的應(yīng)用場合下,為了將電路板順利安裝進(jìn)機(jī)箱、外殼、插槽,不致發(fā)生空間干涉、短路等事故,并使指定接插件處于機(jī)箱或外殼上的指定位置而提出的一系列基本要求。這里不再贅述。1.2.受力

      電路板應(yīng)能承受安裝和工作中所受的各種外力和震動。為此電路板應(yīng)具有合理的形狀,板上的各種孔(螺釘孔、異型孔)的位置要合理安排。一般孔與板邊距離至少要大于孔的直徑。同時還要注意異型孔造成的板的最薄弱截面也應(yīng)具有足夠的抗彎強(qiáng)度。板上直接“伸”出設(shè)備外殼的接插件尤其要合理固定,保證長期使用的可靠性。1.3.受熱

      對于大功率的、發(fā)熱嚴(yán)重的器件,除保證散熱條件外,還要注意放置在適當(dāng)?shù)奈恢谩S绕湓诰艿哪M系統(tǒng)中,要格外注意這些器件產(chǎn)生的溫度場對脆弱的前級放大電路的不利影響。一般功率非常大的部分應(yīng)單獨做成一個模塊,并與信號處理電路間采取一定的熱隔離措施。

      1.4.信號

      信號的干擾PCB版圖設(shè)計中所要考慮的最重要的因素。幾個最基本的方面是:弱信號電路與強(qiáng)信號電路分開甚至隔離;交流部分與直流部分分開;高頻部分與低頻部分分開;注意信號線的走向;地線的布置;適當(dāng)?shù)钠帘?、濾波等措施。這些都是大量的論著反復(fù)強(qiáng)調(diào)過的,這里不再重復(fù)。1.5.美觀

      不僅要考慮組件放置的整齊有序,更要考慮走線的優(yōu)美流暢。由于一般外行人有時更強(qiáng)調(diào)前者,以此來片面評價電路設(shè)計的優(yōu)劣,為了產(chǎn)品的形象,在性能要求不苛刻時要優(yōu)先考慮前者。但是,在高性能的場合,如果不得不采用雙面板,而且電路板也封裝在里面,平時看不見,就應(yīng)該優(yōu)先強(qiáng)調(diào)走線的美觀。下一小節(jié)將會具體討論布線的“美學(xué)”。

      2.布線原則

      下面詳細(xì)介紹一些文獻(xiàn)中不常見的抗干擾措施??紤]到實際應(yīng)用中,尤其是產(chǎn)品試制中,仍大量采用雙面板,以下內(nèi)容主要針對雙面板。2.1.布線“美學(xué)” 轉(zhuǎn)彎時要避免直角,盡量用斜線或圓弧過渡。

      走線要整齊有序,分門別類集中排列,不僅可以避免不同性質(zhì)信號的相互干擾,也便于檢查和修改。對于數(shù)字系統(tǒng),同一陣營的信號線(如數(shù)據(jù)線、地址線)之間不必?fù)?dān)心干擾的問題,但類似讀、寫、時鐘這樣的控制性信號,就應(yīng)該獨來獨往,最好用地線保護(hù)起來。

      大面積鋪地(下面會進(jìn)一步論述)時,地線(其實應(yīng)該是地“面”)與信號線間盡量保持合理的相等距離,在防止短路、漏電的前提下盡量靠近。

      對于弱電系統(tǒng),地線與電源線要盡量靠近。

      使用表貼組件的系統(tǒng),信號線盡量全走正面。2.2.地線布置

      文獻(xiàn)中對地線的重要性及布置原則有很多論述,但關(guān)于實際PCB中的地線排布仍然缺乏詳細(xì)準(zhǔn)確的介紹。我的經(jīng)驗是,為了提高系統(tǒng)的可靠性(而不只是做出一個實驗樣機(jī)),對地線無論怎樣強(qiáng)調(diào)都不為過,尤其是在微弱信號處理中。為此,必須不遺余力地貫徹“大面積鋪地”的原則。

      鋪地時,一般必須是網(wǎng)格狀地,除非那些被其它線路分割出來的零星地盤。網(wǎng)格狀地的受熱性能和高頻導(dǎo)電性能都要大大優(yōu)于整塊的地線。在雙面板布線中,有時為了走信號線,不得不將地線分割開,這對于保持足夠低的地電阻是極為不利的。為此,必須采用一系列的“小聰明”手段來保證地電流的“通暢”。這些技巧包括:

      大量使用表面貼裝組件,省去焊孔所占用的“本來”應(yīng)屬于地線的空間。

      充分利用正面空間:在大量使用表面貼裝組件的場合下,設(shè)法使信號線盡量走頂層,將底層“無私”地讓給地線,這其中又涉及到無數(shù)細(xì)碎的小竅門,本人拙作《PCB技巧之一:交換管腳》中就有一招,還有很多類似的法術(shù),以后會陸續(xù)寫出。

      合理安排信號線,將板上的重要地帶,尤其是“腹地”(這里關(guān)系到整個板地線的溝通)“讓”給地線,只要精心設(shè)計,這一點還是能做到的。

      正面與反面的配合:有時在板的某一面,地線實在是“走投無路”了,這時可設(shè)法使兩面的布線相互協(xié)調(diào),“此處不留爺,自有留爺處”,在反面的相對應(yīng)位置空出一塊足夠的地盤鋪設(shè)地線,再通過數(shù)量足夠、位置合理的過孔(考慮到過孔有較大的電阻),通過這?quot;橋梁“將被橫行而過的信號線強(qiáng)行分割卻又戀戀不舍、盼望統(tǒng)一的兩岸連成一個導(dǎo)電性能足夠的整體。

      狗急跳墻的著數(shù):實在滕不出地方而又不甘心龐大的地線被區(qū)區(qū)一根信號線攔腰切斷時,就讓這個信號委屈一點,走跨接線吧。有時,我不甘心僅僅拉一根光禿禿的導(dǎo)線,這個信號恰好又要經(jīng)過一個電阻或其它”長腳“的器件,我就可以名正言順的延長這個器件的管腳,使之兼任跨接線的職務(wù),既通過了信號,又避免了跨接線這個不體面的稱呼:-(當(dāng)然,在大多數(shù)情況下,我總可以讓這樣的信號從合適的地方通過而避免與地線的交叉,唯一需要的是觀察力和想象力。

      起碼的原則:地電流的路徑要合理,大電流與微弱的信號電流決不能并肩前進(jìn)。有時,選擇合理的路徑,一個排的地線抵得上不合理配置的一個集團(tuán)軍。

      最后,順便說明一點,有一句名言:”你可以相信你的母親,但永遠(yuǎn)不要相信你的地“。在極微弱信號處理的場合(微伏以下),即使不擇手段保證了地電位的一致,電路上關(guān)鍵點的地電位差別仍然要超過被處理信號的幅度,至少是同一量級,即使靜態(tài)電位合適了,瞬時的電位差仍然可能很大。對于這樣的場合,首先要在原理上使電路的工作盡可能的不依賴于地電位。2.3.電源線布置與電源濾波

      一般的文獻(xiàn)都認(rèn)為電源線應(yīng)盡可能粗,對此我不敢完全茍同。只有在大功率(1秒內(nèi)平均電源電流可能達(dá)到1A)的場合,才必須保證足夠的電源線寬度(我的經(jīng)驗,每1A電流對應(yīng)50mil能夠滿足大多數(shù)場合的需求)。如果只為了防止信號的竄擾的話,電源線的寬度不是關(guān)鍵。甚至,有時細(xì)一些的電源線更有利!電源的質(zhì)量一般主要不在于其絕對值,而在于電源的波動和迭加的干擾。解決電源干擾的關(guān)鍵在于濾波電容!如果你的應(yīng)用場合對電源質(zhì)量的確有苛刻的要求,就不要吝嗇濾波電容的錢!使用濾波電容時要注意以下幾條:

      整個電路的電源輸入端應(yīng)該有”總“的濾波措施,而且各種類型的電容要互相搭配,”一樣都不能少“,至少不會壞事的J對于數(shù)字系統(tǒng)至少要有100uF電解+10uF片鉭+0.1uF貼片+1nF貼片。較高頻(100kHz)100uF電解+10uF片鉭+0.47uF貼片+0.1uF貼片。交流模擬系統(tǒng):對于直流及低頻模擬系統(tǒng):1000uF|1000uF電解+10uF片鉭+1uF貼片+0.1uF貼片。

      每個重要芯片身邊都應(yīng)該有”一套"濾波電容。對于數(shù)字系統(tǒng),一個0.1uF貼片一般就夠了,重要的或工作電流較大的芯片還應(yīng)并上一個10uF片鉭或1uF貼片,工作頻率最高的芯片(CPU、晶振)還要并10nF|470pF或一個1nF。該電容應(yīng)盡可能接近芯片的電源管腳并盡可能直接連接,越小的應(yīng)越靠近。

      對于芯片濾波電容,以內(nèi)(濾波電容至芯片電源管腳)的一段應(yīng)盡可能粗,如能采用多根細(xì)線并排就更好。有了濾波電容提供低(交流)阻抗電壓源并抑制交流耦合干擾,電容管腳以外(指從總電源至濾波電容的一段)的電源線就不那幺重要了,線寬不必太粗,至少不必為此占用大量的板面積。某些模擬系統(tǒng)中還要求電源輸入采用RC濾波網(wǎng)絡(luò)以進(jìn)一步抑制干擾,而較細(xì)的電源線有時恰好就兼具RC濾波器中電阻的作用,反而有利。

      對于工作溫度變化范圍較大的系統(tǒng),要注意鋁電解電容在低溫下性能會降低甚至喪失濾波作用,此時要用適當(dāng)?shù)你g電容代替之。例如,用100uF鉭|1000uF鋁代替470uF鋁,或用22uF片鉭代100uF鋁。

      注意鋁電解電容不要離大功率發(fā)熱器件太近。

      PCB設(shè)計過程中的注意事項

      PCB設(shè)計過程中的注意事項:

      1、電源線最好要比其它的走線粗很多,因為導(dǎo)線粗會使得導(dǎo)線上的電阻變小,這樣電源的功率在導(dǎo)線上的消耗就會變小,減少了功率的浪費;

      2、當(dāng)走線在轉(zhuǎn)彎處應(yīng)該有一個過渡,最好是45或者135度角過渡,而不應(yīng)該采用直角轉(zhuǎn)彎,因為這樣會減少信號受到干擾;

      3、電源電路部分最好放在板子的邊緣部分,因為電源會產(chǎn)生熱量,這樣可以避免電源部分對其它各部分電路造成干擾;

      4、數(shù)字電路與模擬電路部分要分開,這樣可以避免相互之間的干擾;

      5、高頻部分要與低頻部分嚴(yán)格分開,這樣可以避免低頻信號對高頻部分產(chǎn)生干擾;

      6、有高頻的地方,對這部分要單獨敷銅,其它部分可以一起敷銅,這樣可以避免其它部分對高頻部分產(chǎn)生影響,進(jìn)而減少干擾;

      7、有對稱的電路,盡量布置在一起,這樣既方便了走線,也會給人以美觀的感覺;

      8、盡量使走線能夠平行,這樣會減少信號間的相互干擾,也會使布線變的容易,還會使效果更加美觀;

      9、走線的時候,盡量先別連地線,因為地的網(wǎng)絡(luò)線一般情況下很多,先連起來以后可能會

      使其它走線變得不容易;

      10、盡量在布線的時候,在板子上面多加一些地的過孔,這樣會使得地的網(wǎng)絡(luò)能夠自動的連接在一起;

      11、每一塊電路部分要使得元器件放置在一起,這樣的話,走線也會很容易;

      12、元件的封裝大小一定要按照合理的參數(shù)進(jìn)行設(shè)置。PCB設(shè)計過程中容易犯的錯誤和解決的方法:

      1、電源部分放置的位置不合理,使其它電路部分的信號受到的干擾大,影響電路的正常工作。重新合理的把電源部分進(jìn)行布置,最好放置在板子的最邊緣地方,并且把容易受到干擾的部分遠(yuǎn)離電源部分;

      2、每個獨立電路部分的元器件放置不合理或者沒有放置在一起,給布線帶來了很大的麻煩,增加了布線的工作量。重新合理的分配放置、布置,這樣既減少了工作量,也降低了因連線不合理造成的電路的干擾;

      3、高頻和低頻部分沒有分開敷銅,使得高頻信號在接收時非常容易的受到低頻部分的干擾。重新合理的把高頻的地與低頻部分的地分開敷銅,以減少低頻信號對高頻信號的干擾;

      4、元件的封裝大小與實物的封裝不匹配,所以在設(shè)計時一定要合理的選擇參數(shù),如果需要自己設(shè)計的話,在測量實物的時候,務(wù)必使測量的參數(shù)精確度很高,這樣可以避免參數(shù)不匹配的錯誤;

      5、由于元件任意放置,導(dǎo)致很不容易走線。所以,在放置元件時,一定要對照原理圖中各個元件所在的位置,合理的分配,同時要兼顧走線是否合理、是否美觀等等。

      PCB布線要橫平豎直?

      提起PCB布線,許多工程技術(shù)人員都知道一個傳統(tǒng)的經(jīng)驗:正面橫向走線、反面縱向走線,橫平豎直,既美觀又短捷;還有個傳統(tǒng)經(jīng)驗是:只要空間允許,走線越粗越好??梢悦鞔_地說,這些經(jīng)驗在注重EMC的今天已經(jīng)過時。

      要使單片機(jī)系統(tǒng)有良好的EMC性能,PCB設(shè)計十分關(guān)鍵。一個具有良好的EMC性能的PCB,必須按高頻電路來設(shè)計——這是反傳統(tǒng)的。單片機(jī)系統(tǒng)按高頻電路來設(shè)計PCB的理由在于:盡管單片機(jī)系統(tǒng)大部分電路的工作頻率并不高,但是EMI的頻率是高的,EMC測試的模擬干擾頻率也是高的[5]。要有效抑制EMI,順利通過EMC測試,PCB的設(shè)計必須考慮高頻電路的特點。PCB按高頻電路設(shè)計的要點是:

      (1)要有良好的地線層。良好的地線層處處等電位,不會產(chǎn)生共模電阻偶合,也不會經(jīng)地線形成環(huán)流產(chǎn)生天線效應(yīng);良好的地線層能使EMI以最短的路徑進(jìn)入地線而消失。建立良好的地線層最好的方法是采用多層板,一層專門用作線地層;如果只能用雙面板,應(yīng)當(dāng)盡量從正面走線,反面用作地線層,不得已才從反面過線。

      (2)保持足夠的距離。對于可能出現(xiàn)有害耦合或幅射的兩根線或兩組或要保持足夠的距離,如濾波器的輸入與輸出、光偶的輸入與輸出、交流電源線與弱信號線等。(3)長線加低通濾波器。走線盡量短捷,不得已走的長線應(yīng)當(dāng)在合理的位置插入C、RC或LC低通濾波器。

      (4)除了地線,能用細(xì)線的不要用粗線。因為PCB上的每一根走線既是有用信號的載體,又是接收幅射干擾的干線,走線越長、越粗,天線效應(yīng)越強(qiáng)。

      元件排列規(guī)則

      1).在通常條件下,所有的元件均應(yīng)布置在印制電路的同一面上,只有在頂層元件過密時,才能將一些高度有限并且發(fā)熱量小的器件,如貼片電阻、貼片電容、貼IC等放在底層。

      2).在保證電氣性能的前提下,元件應(yīng)放置在柵格上且相互平行或垂直排列,以求整齊、美觀,一般情況下不允許元件重疊;元件排列要緊湊,輸入和輸出元件盡量遠(yuǎn)離。

      3).某元器件或?qū)Ь€之間可能存在較高的電位差,應(yīng)加大它們的距離,以免因放電、擊穿而引起意外短路。

      4).帶高電壓的元件應(yīng)盡量布置在調(diào)試時手不易觸及的地方。

      5).位于板邊緣的元件,離板邊緣至少有2個板厚的距離

      6).元件在整個板面上應(yīng)分布均勻、疏密一致。

      2.按照信號走向布局原則

      1).通常按照信號的流程逐個安排各個功能電路單元的位置,以每個功能電路的核心元件為中心,圍繞它進(jìn)行布局。

      2).元件的布局應(yīng)便于信號流通,使信號盡可能保持一致的方向。多數(shù)情況下,信號的流向安排為從左到右或從上到下,與輸入、輸出端直接相連的元件應(yīng)當(dāng)放在靠近輸入、輸出接插件或連接器的地方。

      3.防止電磁干擾

      1).對輻射電磁場較強(qiáng)的元件,以及對電磁感應(yīng)較靈敏的元件,應(yīng)加大它們相互之間的距離或加以屏蔽,元件放置的方向應(yīng)與相鄰的印制導(dǎo)線交叉。2).盡量避免高低電壓器件相互混雜、強(qiáng)弱信號的器件交錯在一起。

      3).對于會產(chǎn)生磁場的元件,如變壓器、揚(yáng)聲器、電感等,布局時應(yīng)注意減少磁力線對印制導(dǎo)線的切割,相鄰元件磁場方向應(yīng)相互垂直,減少彼此之間的耦合。

      4).對干擾源進(jìn)行屏蔽,屏蔽罩應(yīng)有良好的接地。

      5).在高頻工作的電路,要考慮元件之間的分布參數(shù)的影響。

      4.抑制熱干擾

      1).對于發(fā)熱元件,應(yīng)優(yōu)先安排在利于散熱的位置,必要時可以單獨設(shè)置散熱器或小風(fēng)扇,以降低溫度,減少對鄰近元件的影響。

      2).一些功耗大的集成塊、大或中功率管、電阻等元件,要布置在容易散熱的地方,并與其它元件隔開一定距離。

      3).熱敏元件應(yīng)緊貼被測元件并遠(yuǎn)離高溫區(qū)域,以免受到其它發(fā)熱功當(dāng)量元件影響,引起誤動作。

      4).雙面放置元件時,底層一般不放置發(fā)熱元件。

      5.可調(diào)元件的布局

      對于電位器、可變電容器、可調(diào)電感線圈或微動開關(guān)等可調(diào)元件的布局應(yīng)考慮整機(jī)的結(jié)構(gòu)要求,若是機(jī)外調(diào)節(jié),其位置要與調(diào)節(jié)旋鈕在機(jī)箱面板上的位置相適應(yīng);若是機(jī)內(nèi)調(diào)節(jié),則應(yīng)放置在印制電路板于調(diào)節(jié)的地方。

      印刷電路板的設(shè)計

      SMT線路板是表面貼裝設(shè)計中不可缺少的組成之一。SMT線路板是電子產(chǎn)品中電路元件與器件的支撐件,它實現(xiàn)了電路元件和器件之間的電氣連接。隨著電子技術(shù)發(fā)展,pcb板的體積越來越小,密度也越來越高,并且PCB板層不斷地增加,因此,要求PCB在整體布局、抗干擾能力、工藝上和可制造性上要求越來越高。

      印刷電路板設(shè)計的主要步驟;

      ..1:繪制原理圖。

      ..2:元件庫的創(chuàng)建。

      ..3:建立原理圖與印制板上元件的網(wǎng)絡(luò)連接關(guān)系。..4:布線和布局。

      ..5:創(chuàng)建印制板生產(chǎn)使用數(shù)據(jù)和貼裝生產(chǎn)使用數(shù)據(jù)。

      ..PCB上的元件位置和外形確定后,再考慮PCB的布線。

      ..有了元件的位置,根據(jù)元件位置進(jìn)行布線,印制板上的走線盡可能短是一個原則。走線短,占用通道和面積都小,這樣直通率會高一些。在PCB板上的輸入端和輸出端的導(dǎo)線應(yīng)盡量避開相鄰平行,最好在二線間放有地線。以免發(fā)生電路反饋藕合。印制板如果為多層板,每個層的信號線走線方向與相鄰板層的走線方向要不同。對于一些重要的信號線應(yīng)和線路設(shè)計人員達(dá)成一致意見,特別差分信號線,應(yīng)該成對地走線,盡力使它們平行、靠近一些,并且長短相差不大。PCB板上所有元件盡量減少和縮短元器件之間的引線和連接,PCB板中的導(dǎo)線最小寬度主要由導(dǎo)線與絕緣層基板間的粘附強(qiáng)度和流過它們的電流值決定。當(dāng)銅箔厚度為0.05mm,寬度為1-1.5mm時,通過2A的電流,溫度不會高于3度。導(dǎo)線寬度1.5mm時可滿足要求,對于集成電路,尤其是數(shù)字電路,通常選用0.02-0.03mm。當(dāng)然,只要允許,我們盡可能的用寬線,特別是PCB板上的電源線和地線,導(dǎo)線的最小間距主要是由最不壞情況下的線間絕緣電阻和擊穿電壓決定。對于一些集成電路(IC)以工藝角度考慮可使間距小于5-8mm。印制導(dǎo)線的彎曲處一般用圓弧最小,避免使用小于90度彎的走線。而直角和夾角在高頻電路中會影響電性能,總之,印制板的布線要均勻,疏密適當(dāng),一致性好。電路中盡量避開使用大面積銅箔,否則,在使用過程中時間過長產(chǎn)生熱量時,易發(fā)生銅箔膨脹和脫落現(xiàn)象,如必須使用大面積銅箔時,可采用柵格狀導(dǎo)線。導(dǎo)線的端口則是焊盤。焊盤中心孔要比器件引線直徑大一些。焊盤太大在焊接中易形成虛焊,焊盤外徑D一般不小于(d+1.2)mm,其中d為孔徑,對于一些密度比較大的元件的焊盤最小直徑可?。╠+1.0)mm,焊盤設(shè)計完成后,要在印制板的焊盤周圍畫上器件的外形框,同時標(biāo)注文字和字符。一般文字或外框的高度應(yīng)該在0.9mm左右,線寬應(yīng)該在0.2mm左右。并且標(biāo)注文字和字符等線不要壓在焊盤上。如果為雙層板,則底層字符應(yīng)該鏡像標(biāo)注。

      ..二、為了使所設(shè)計的產(chǎn)品更好有效地工作,PCB在設(shè)計中不得不考慮它的抗干擾能力,并且與具體的電路有著密切的關(guān)系。

      ..線路板中的電源線、地線等設(shè)計尤為重要,根據(jù)不同的電路板流過電流的大小,盡量加大電源線的寬度,從而來減小環(huán)路電阻,同時電源線與地線走向以及數(shù)據(jù)傳送方向保持一致。有助于電路的抗噪聲能力的增強(qiáng)。PCB上即有邏輯電路又有線性電路,使它們盡量分開,低頻電路可采用單點并聯(lián)接地,實際布線可把部分串聯(lián)后再并聯(lián)接地,高頻電路采用多點串連接地。地線應(yīng)短而粗,對于高頻元件周圍可采用柵格大面積地箔,地線應(yīng)盡量加粗,如果地線很細(xì)的導(dǎo)線,接地電位隨電流的變化,使抗噪性能降低。因此應(yīng)加粗接地線,使其能達(dá)到三位于電路板上的允許電流。如果設(shè)計上允許可以使接地線在2-3mm以上的直徑寬度,在數(shù)字電路中,其接地線路布成環(huán)路大多能提高抗噪聲能力。PCB的設(shè)計中一般常規(guī)在印制板的關(guān)鍵部位配置適當(dāng)?shù)耐伺弘娙?。在電源入端跨線接10-100uF的電解電容,一般在20-30管腳的附近,都應(yīng)布置一個0.01PF的瓷片電容,一般在20-30管腳的集成電路芯片的電源管腳附近,都應(yīng)布置一個0.01PF的磁片電容,對于較大的芯片,電源引腳會有幾個,最好在它們附近都加一個退藕電容,超過200腳的芯片,則在它四邊上都加上至少二個退藕電容。如果空隙不足,也可4-8個芯片布置一個1-10PF鉭電容,對于抗干擾能力弱、關(guān)斷電源變化大的元件應(yīng)在該元件的電源線和地線之間直接接入退藕電容,以上無論那種接入電容的引線不易過長。

      ..三、線路板的元件和線路設(shè)計完成后,接上來要考慮它的工藝設(shè)計,目的將各種不良因素消滅在生產(chǎn)開始之前,同時又要兼顧線路板的可制造性,以便生產(chǎn)出優(yōu)質(zhì)的產(chǎn)品和批量進(jìn)行生產(chǎn)。

      ..前面在說元件得定位及布線時已經(jīng)把線路板的工藝方面涉及到一些。線路板的工藝設(shè)計主要是把我們設(shè)計出的線路板與元件通過SMT生產(chǎn)線有機(jī)的組裝在一起,從而實現(xiàn)良好電氣連接達(dá)到我們設(shè)計產(chǎn)品的位置布局。焊盤設(shè)計,布線以抗干擾性等還要考慮我們設(shè)計出的板子是不是便于生產(chǎn),能不能用現(xiàn)代組裝技術(shù)-SMT技術(shù)進(jìn)行組裝,同時要在生產(chǎn)中達(dá)到不讓產(chǎn)生不良品的條件產(chǎn)生設(shè)計高度。具體有以下幾個方面:

      ..1:不同的SMT生產(chǎn)線有各自不同的生產(chǎn)條件,但就PCB的大小,pcb的單板尺寸不小于200*150mm。如果長邊過小可以采用拼版,同時長與寬之比為3:2或4:3電路板面尺寸大于200×150mm時,應(yīng)考慮電路板所受的機(jī)械強(qiáng)度。

      ..2:當(dāng)電路板尺寸過小,對于SMT整線生產(chǎn)工藝很難,更不易于批量生產(chǎn),最好方法采用拼板形式,就是根據(jù)單板尺寸,把2塊、4塊、6塊等單板組合到一起,構(gòu)成一個適合批量生產(chǎn)的整板,整板尺寸要適合可貼范圍大小。

      ..3:為了適應(yīng)生產(chǎn)線的貼裝,單板要留有3-5mm的范圍不放任何元件,拼板留有3-8mm的工藝邊,工藝邊與PCB的連接有三種形式:A無搭邊,有分離槽,B有搭邊,又有分離槽,C有搭邊,無分離槽。設(shè)有沖裁用工藝搭國。根據(jù)PCB板的外形,有途等適用不同的拼板形式。對PCB的工藝邊根據(jù)不同機(jī)型的定位方式不同,有的要在工藝邊上設(shè)有定位孔,孔的直徑在4-5厘米,相對比而言,要比邊定位精度高,因此有定位孔定位的機(jī)型在進(jìn)行PCB加工時,要設(shè)有定位孔,并且孔設(shè)計的要標(biāo)準(zhǔn),以免給生產(chǎn)帶來不便。

      ..4:為了更好的定位和實現(xiàn)更高的貼裝精度,要為PCB設(shè)上基準(zhǔn)點,有無基準(zhǔn)點和設(shè)的好與壞直接影響到SMT生產(chǎn)線的批量生產(chǎn)。基準(zhǔn)點的外形可為方形、圓形、三角形等。并且直徑大約在1-2mm范圍之內(nèi),在基準(zhǔn)點的周圍要在3-5mm的范圍之內(nèi),不放任何元件和引線。同時基準(zhǔn)點要光滑、平整,不要任何污染。基準(zhǔn)點的設(shè)計不要太靠近板邊,要有3-5mm的距離。

      ..5:從整體生產(chǎn)工藝來說,其板的外形最好為距形,特別對于波峰焊。采用矩形便于傳送。如果PCB板有缺槽要用工藝邊的形式補(bǔ)齊缺槽,對于單一的SMT板允許有缺槽。但缺槽不易過大應(yīng)小于有邊長長度的1/3。

      第二篇:手機(jī)RF射頻PCB板布局布線經(jīng)驗總結(jié)

      手機(jī)RF射頻PCB板布局布線經(jīng)驗總結(jié)

      隨著手機(jī)功能的增加,對PCB板的設(shè)計要求日益曾高,伴隨著一輪藍(lán)牙設(shè)備、蜂窩電話和3G時代來臨,使得工程師越來越關(guān)注RF電路的設(shè)計技巧。射頻(RF)電路板設(shè)計由于在理論上還有很多不確定性,因此常被形容為一種“黑色藝術(shù)”,但這個觀點只有部分正確,RF電路板設(shè)計也有許多可以遵循的準(zhǔn)則和不應(yīng)該被忽視的法則。不過,在實際設(shè)計時,真正實用的技巧是當(dāng)這些準(zhǔn)則和法則因各種設(shè)計約束而無法準(zhǔn)確地實施時如何對它們進(jìn)行折衷處理。當(dāng)然,有許多重要的RF設(shè)計課題值得討論,包括阻抗和阻抗匹配、絕緣層材料和層疊板以及波長和駐波,所以這些對手機(jī)的EMC、EMI影響都很大,下面就對手機(jī)PCB板的在設(shè)計RF布局時必須滿足的條件加以總結(jié):

      3.1 盡可能地把高功率RF放大器(HPA)和低噪音放大器(LNA)隔離開來,簡單地說,就是讓高功率RF發(fā)射電路遠(yuǎn)離低功率RF接收電路。手機(jī)功能比較多、元器件很多,但是PCB空間較小,同時考慮到布線的設(shè)計過程限定最高,所有的這一些對設(shè)計技巧的要求就比較高。這時候可能需要設(shè)計四層到六層PCB了,讓它們交替工作,而不是同時工作。高功率電路有時還可包括RF緩沖器和壓控制振蕩器(VCO)。確保PCB板上高功率區(qū)至少有一整塊地,最好上面沒有過孔,當(dāng)然,銅皮越多越好。敏感的模擬信號應(yīng)該盡可能遠(yuǎn)離高速數(shù)字信號和RF信號。

      3.2 設(shè)計分區(qū)可以分解為物理分區(qū)和電氣分區(qū)。物理分區(qū)主要涉及元器件布局、朝向和屏蔽等問題;電氣分區(qū)可以繼續(xù)分解為電源分配、RF走線、敏感電路和信號以及接地等的分區(qū)。

      3.2.1 我們討論物理分區(qū)問題。元器件布局是實現(xiàn)一個優(yōu)秀RF設(shè)計的關(guān)鍵,最有效的技術(shù)是首先固定位于RF路徑上的元器件,并調(diào)整其朝向以將RF路徑的長度減到最小,使輸入遠(yuǎn)離輸出,并盡可能遠(yuǎn)地分離高功率電路和低功率電路。

      最有效的電路板堆疊方法是將主接地面(主地)安排在表層下的第二層,并盡可能將RF線走在表層上。將RF路徑上的過孔尺寸減到最小不僅可以減少路徑電感,而且還可以減少主地上的虛焊點,并可減少RF能量泄漏到層疊板內(nèi)其他區(qū)域的機(jī)會。在物理空間上,像多級放大器這樣的線性電路通常足以將多個RF區(qū)之間相互隔離開來,但是雙工器、混頻器和中頻放大器/混頻器總是有多個RF/IF信號相互干擾,因此必須小心地將這一影響減到最小。

      3.2.2 RF與IF走線應(yīng)盡可能走十字交叉,并盡可能在它們之間隔一塊地。正確的RF路徑對整塊PCB板的性能而言非常重要,這也就是為什么元器件布局通常在手機(jī)PCB板設(shè)計中占大部分時間的原因。在手機(jī)PCB板設(shè)計上,通??梢詫⒌驮胍舴糯笃麟娐贩旁赑CB板的某一面,而高功率放大器放在另一面,并最終通過雙工器把它們在同一面上連接到RF端和基帶處理器端的天線上。需要一些技巧來確保直通過孔不會把RF能量從板的一面?zhèn)鬟f到另一面,常用的技術(shù)是在兩面都使用盲孔??梢酝ㄟ^將直通過孔安排在PCB板兩面都不受RF干擾的區(qū)域來將直通過孔的不利影響減到最小。有時不太可能在多個電路塊之間保證足夠的隔離,在這種情況下就必須考慮采用金屬屏蔽罩將射頻能量屏蔽在RF區(qū)域內(nèi),金屬屏蔽罩必須焊在地上,必須與元器件保持一個適當(dāng)距離,因此需要占用寶貴的PCB板空間。盡可能保證屏蔽罩的完整非常重要,進(jìn)入金屬屏蔽罩的數(shù)字信號線應(yīng)該盡可能走內(nèi)層,而且最好走線層的下面一層PCB是地層。RF信號線可以從金屬屏蔽罩底部的小缺口和地缺口處的布線層上走出去,不過缺口處周圍要盡可能地多布一些地,不同層上的地可通過多個過孔連在一起。

      3.2.3 恰當(dāng)和有效的芯片電源去耦也非常重要。許多集成了線性線路的RF芯片對電源的噪音非常敏感,通常每個芯片都需要采用高達(dá)四個電容和一個隔離電感來確保濾除所有的電源噪音。一塊集成電路或放大器常常帶有一個開漏極輸出,因此需要一個上拉電感來提供一個高阻抗RF負(fù)載和一個低阻抗直流電源,同樣的原則也適用于對這一電感端的電源進(jìn)行去耦。有些芯片需要多個電源才能工作,因此你可能需要兩到三套電容和電感來分別對它們進(jìn)行去耦處理,電感極少并行靠在一起,因為這將形成一個空芯變壓器并相互感應(yīng)產(chǎn)生干擾信號,因此它們之間的距離至少要相當(dāng)于其中一個器件的高度,或者成直角排列以將其互感減到最小。

      3.2.4 電氣分區(qū)原則大體上與物理分區(qū)相同,但還包含一些其它因素。手機(jī)的某些部分采用不同工作電壓,并借助軟件對其進(jìn)行控制,以延長電池工作壽命。這意味著手機(jī)需要運(yùn)行多種電源,而這給隔離帶來了更多的問題。電源通常從連接器引入,并立即進(jìn)行去耦處理以濾除任何來自線路板外部的噪聲,然后再經(jīng)過一組開關(guān)或穩(wěn)壓器之后對其進(jìn)行分配。手機(jī)PCB板上大多數(shù)電路的直流電流都相當(dāng)小,因此走線寬度通常不是問題,不過,必須為高功率放大器的電源單獨走一條盡可能寬的大電流線,以將傳輸壓降減到最低。為了避免太多電流損耗,需要采用多個過孔來將電流從某一層傳遞到另一層。此外,如果不能在高功率放大器的電源引腳端對它進(jìn)行充分的去耦,那么高功率噪聲將會輻射到整塊板上,并帶來各種各樣的問題。高功率放大器的接地相當(dāng)關(guān)鍵,并經(jīng)常需要為其設(shè)計一個金屬屏蔽罩。在大多數(shù)情況下,同樣關(guān)鍵的是確保RF輸出遠(yuǎn)離RF輸入。這也適用于放大器、緩沖器和濾波器。在最壞情況下,如果放大器和緩沖器的輸出以適當(dāng)?shù)南辔缓驼穹答伒剿鼈兊妮斎攵耍敲此鼈兙陀锌赡墚a(chǎn)生自激振蕩。在最好情況下,它們將能在任何溫度和電壓條件下穩(wěn)定地工作。實際上,它們可能會變得不穩(wěn)定,并將噪音和互調(diào)信號添加到RF信號上。如果射頻信號線不得不從濾波器的輸入端繞回輸出端,這可能會嚴(yán)重?fù)p害濾波器的帶通特性。為了使輸入和輸出得到良好的隔離,首先必須在濾波器周圍布一圈地,其次濾波器下層區(qū)域也要布一塊地,并與圍繞濾波器的主地連接起來。把需要穿過濾波器的信號線盡可能遠(yuǎn)離濾波器引腳也是個好方法。

      此外,整塊板上各個地方的接地都要十分小心,否則會在引入一條耦合通道。有時可以選擇走單端或平衡RF信號線,有關(guān)交叉干擾和EMC/EMI的原則在這里同樣適用。平衡RF信號線如果走線正確的話,可以減少噪聲和交叉干擾,但是它們的阻抗通常比較高,而且要保持一個合理的線寬以得到一個匹配信號源、走線和負(fù)載的阻抗,實際布線可能會有一些困難。緩沖器可以用來提高隔離效果,因為它可把同一個信號分為兩個部分,并用于驅(qū)動不同的電路,特別是本振可能需要緩沖器來驅(qū)動多個混頻器。當(dāng)混頻器在RF頻率處到達(dá)共模隔離狀態(tài)時,它將無法正常工作。緩沖器可以很好地隔離不同頻率處的阻抗變化,從而電路之間不會相互干擾。緩沖器對設(shè)計的幫助很大,它們可以緊跟在需要被驅(qū)動電路的后面,從而使高功率輸出走線非常短,由于緩沖器的輸入信號電平比較低,因此它們不易對板上的其它電路造成干擾。壓控振蕩器(VCO)可將變化的電壓轉(zhuǎn)換為變化的頻率,這一特性被用于高速頻道切換,但它們同樣也將控制電壓上的微量噪聲轉(zhuǎn)換為微小的頻率變化,而這就給RF信號增加了噪聲。

      3.2.5 要保證不增加噪聲必須從以下幾個方面考慮:首先,控制線的期望頻寬范圍可能從DC直到2MHz,而通過濾波來去掉這么寬頻帶的噪聲幾乎是不可能的;其次,VCO控制線通常是一個控制頻率的反饋回路的一部分,它在很多地方都有可能引入噪聲,因此必須非常小心處理VCO控制線。要確保RF走線下層的地是實心的,而且所有的元器件都牢固地連到主地上,并與其它可能帶來噪聲的走線隔離開來。此外,要確保VCO的電源已得到充分去耦,由于VCO的RF輸出往往是一個相對較高的電平,VCO輸出信號很容易干擾其它電路,因此必須對VCO加以特別注意。事實上,VCO往往布放在RF區(qū)域的末端,有時它還需要一個金屬屏蔽罩。諧振電路(一個用于發(fā)射機(jī),另一個用于接收機(jī))與VCO有關(guān),但也有它自己的特點。簡單地講,諧振電路是一個帶有容性二極管的并行諧振電路,它有助于設(shè)置VCO工作頻率和將語音或數(shù)據(jù)調(diào)制到RF信號上。所有VCO的設(shè)計原則同樣適用于諧振電路。由于諧振電路含有數(shù)量相當(dāng)多的元器件、板上分布區(qū)域較寬以及通常運(yùn)行在一個很高的RF頻率下,因此諧振電路通常對噪聲非常敏感。信號通常排列在芯片的相鄰腳上,但這些信號引腳又需要與相對較大的電感和電容配合才能工作,這反過來要求這些電感和電容的位置必須靠得很近,并連回到一個對噪聲很敏感的控制環(huán)路上。要做到這點是不容易的。

      自動增益控制(AGC)放大器同樣是一個容易出問題的地方,不管是發(fā)射還是接收電路都會有AGC放大器。AGC放大器通常能有效地濾掉噪聲,不過由于手機(jī)具備處理發(fā)射和接收信號強(qiáng)度快速變化的能力,因此要求AGC電路有一個相當(dāng)寬的帶寬,而這使某些關(guān)鍵電路上的AGC放大器很容易引入噪聲。設(shè)計AGC線路必須遵守良好的模擬電路設(shè)計技術(shù),而這跟很短的運(yùn)放輸入引腳和很短的反饋路徑有關(guān),這兩處都必須遠(yuǎn)離RF、IF或高速數(shù)字信號走線。同樣,良好的接地也必不可少,而且芯片的電源必須得到良好的去耦。如果必須要在輸入或輸出端走一根長線,那么最好是在輸出端,通常輸出端的阻抗要低得多,而且也不容易感應(yīng)噪聲。通常信號電平越高,就越容易把噪聲引入到其它電路。在所有PCB設(shè)計中,盡可能將數(shù)字電路遠(yuǎn)離模擬電路是一條總的原則,它同樣也適用于RF PCB設(shè)計。公共模擬地和用于屏蔽和隔開信號線的地通常是同等重要的,因此在設(shè)計早期階段,仔細(xì)的計劃、考慮周全的元器件布局和徹底的布局評估都非常重要,同樣應(yīng)使RF線路遠(yuǎn)離模擬線路和一些很關(guān)鍵的數(shù)字信號,所有的RF走線、焊盤和元件周圍應(yīng)盡可能多填接地銅皮,并盡可能與主地相連。如果RF走線必須穿過信號線,那么盡量在它們之間沿著RF走線布一層與主地相連的地。如果不可能的話,一定要保證它們是十字交叉的,這可將容性耦合減到最小,同時盡可能在每根RF走線周圍多布一些地,并把它們連到主地。此外,將并行RF走線之間的距離減到最小可以將感性耦合減到最小。一個實心的整塊接地面直接放在表層下第一層時,隔離效果最好,盡管小心一點設(shè)計時其它的做法也管用。在PCB板的每一層,應(yīng)布上盡可能多的地,并把它們連到主地面。盡可能把走線靠在一起以增加內(nèi)部信號層和電源分配層的地塊數(shù)量,并適當(dāng)調(diào)整走線以便你能將地連接過孔布置到表層上的隔離地塊。應(yīng)當(dāng)避免在PCB各層上生成游離地,因為它們會像一個小天線那樣拾取或注入噪音。在大多數(shù)情況下,如果你不能把它們連到主地,那么你最好把它們?nèi)サ簟?/p>

      3.3 在手機(jī)PCB板設(shè)計時,應(yīng)對以下幾個方面給予極大的重視 3.3.1 電源、地線的處理

      既使在整個PCB板中的布線完成得都很好,但由于電源、地線的考慮不周到而引起的干擾,會使產(chǎn)品的性能下降,有時甚至影響到產(chǎn)品的成功率。所以對電、地線的布線要認(rèn)真對待,把電、地線所產(chǎn)生的噪音干擾降到最低限度,以保證產(chǎn)品的質(zhì)量。對每個從事電子產(chǎn)品設(shè)計的工程人員來說都明白地線與電源線之間噪音所產(chǎn)生的原因,現(xiàn)只對降低式抑制噪音作以表述:

      (1)、眾所周知的是在電源、地線之間加上去耦電容。

      (2)、盡量加寬電源、地線寬度,最好是地線比電源線寬,它們的關(guān)系是:地線>電源線>信號線,通常信號線寬為:0.2~0.3mm,最經(jīng)細(xì)寬度可達(dá)0.05~0.07mm,電源線為1.2~2.5 mm。對數(shù)字電路的PCB可用寬的地導(dǎo)線組成一個回路, 即構(gòu)成一個地網(wǎng)來使用(模擬電路的地不能這樣使用)

      (3)、用大面積銅層作地線用,在印制板上把沒被用上的地方都與地相連接作為地線用?;蚴亲龀啥鄬影?,電源,地線各占用一層。

      3.3.2 數(shù)字電路與模擬電路的共地處理

      現(xiàn)在有許多PCB不再是單一功能電路(數(shù)字或模擬電路),而是由數(shù)字電路和模擬電路混合構(gòu)成的。因此在布線時就需要考慮它們之間互相干擾問題,特別是地線上的噪音干擾。數(shù)字電路的頻率高,模擬電路的敏感度強(qiáng),對信號線來說,高頻的信號線盡可能遠(yuǎn)離敏感的模擬電路器件,對地線來說,整人PCB對外界只有一個結(jié)點,所以必須在PCB內(nèi)部進(jìn)行處理數(shù)、模共地的問題,而在板內(nèi)部數(shù)字地和模擬地實際上是分開的它們之間互不相連,只是在PCB與外界連接的接口處(如插頭等)。數(shù)字地與模擬地有一點短接,請注意,只有一個連接點。也有在PCB上不共地的,這由系統(tǒng)設(shè)計來決定。

      3.3.3 信號線布在電(地)層上

      在多層印制板布線時,由于在信號線層沒有布完的線剩下已經(jīng)不多,再多加層數(shù)就會造成浪費也會給生產(chǎn)增加一定的工作量,成本也相應(yīng)增加了,為解決這個矛盾,可以考慮在電(地)層上進(jìn)行布線。首先應(yīng)考慮用電源層,其次才是地層。因為最好是保留地層的完整性。

      3.3.4 大面積導(dǎo)體中連接腿的處理

      在大面積的接地(電)中,常用元器件的腿與其連接,對連接腿的處理需要進(jìn)行綜合的考慮,就電氣性能而言,元件腿的焊盤與銅面滿接為好,但對元件的焊接裝配就存在一些不良隱患如:①焊接需要大功率加熱器。②容易造成虛焊點。所以兼顧電氣性能與工藝需要,做成十字花焊盤,稱之為熱隔離(heat shield)俗稱熱焊盤(Thermal),這樣,可使在焊接時因截面過分散熱而產(chǎn)生虛焊點的可能性大大減少。多層板的接電(地)層腿的處理相同。

      3.3.5 布線中網(wǎng)絡(luò)系統(tǒng)的作用

      在許多CAD系統(tǒng)中,布線是依據(jù)網(wǎng)絡(luò)系統(tǒng)決定的。網(wǎng)格過密,通路雖然有所增加,但步進(jìn)太小,圖場的數(shù)據(jù)量過大,這必然對設(shè)備的存貯空間有更高的要求,同時也對象計算機(jī)類電子產(chǎn)品的運(yùn)算速度有極大的影響。而有些通路是無效的,如被元件腿的焊盤占用的或被安裝孔、定們孔所占用的等。網(wǎng)格過疏,通路太少對布通率的影響極大。所以要有一個疏密合理的網(wǎng)格系統(tǒng)來支持布線的進(jìn)行。標(biāo)準(zhǔn)元器件兩腿之間的距離為0.1英寸(2.54mm),所以網(wǎng)格系統(tǒng)的基礎(chǔ)一般就定為0.1英寸(2.54 mm)或小于0.1英寸的整倍數(shù),如:0.05英寸、0.025英寸、0.02英寸等。

      3.4 進(jìn)行高頻PCB設(shè)計的技巧和方法如下: 3.4.1 傳輸線拐角要采用45°角,以降低回?fù)p

      3.4.2 要采用絕緣常數(shù)值按層次嚴(yán)格受控的高性能絕緣電路板。這種方法有利于對絕緣材料與鄰近布線之間的電磁場進(jìn)行有效管理。

      3.4.3 要完善有關(guān)高精度蝕刻的PCB設(shè)計規(guī)范。要考慮規(guī)定線寬總誤差為+/-0.0007英寸、對布線形狀的下切(undercut)和橫斷面進(jìn)行管理并指定布線側(cè)壁電鍍條件。對布線(導(dǎo)線)幾何形狀和涂層表面進(jìn)行總體管理,對解決與微波頻率相關(guān)的趨膚效應(yīng)問題及實現(xiàn)這些規(guī)范相當(dāng)重要。

      3.4.4 突出引線存在抽頭電感,要避免使用有引線的組件。高頻環(huán)境下,最好使用表面安裝組件。

      3.4.5 對信號過孔而言,要避免在敏感板上使用過孔加工(pth)工藝,因為該工藝會導(dǎo)致過孔處產(chǎn)生引線電感。

      3.4.6 要提供豐富的接地層。要采用模壓孔將這些接地層連接起來防止3維電磁場對電路板的影響。

      3.4.7 要選擇非電解鍍鎳或浸鍍金工藝,不要采用HASL法進(jìn)行電鍍。這種電鍍表面能為高頻電流提供更好的趨膚效應(yīng)(圖2)。此外,這種高可焊涂層所需引線較少,有助于減少環(huán)境污染。

      3.4.8 阻焊層可防止焊錫膏的流動。但是,由于厚度不確定性和絕緣性能的未知性,整個板表面都覆蓋阻焊材料將會導(dǎo)致微帶設(shè)計中的電磁能量的較大變化。一般采用焊壩(solder dam)來作阻焊層。的電磁場。這種情況下,我們管理著微帶到同軸電纜之間的轉(zhuǎn)換。在同軸電纜中,地線層是環(huán)形交織的,并且間隔均勻。在微帶中,接地層在有源線之下。這就引入了某些邊緣效應(yīng),需在設(shè)計時了解、預(yù)測并加以考慮。當(dāng)然,這種不匹配也會導(dǎo)致回?fù)p,必須最大程度減小這種不匹配以避免產(chǎn)生噪音和信號干擾。

      3.5 電磁兼容性設(shè)計

      電磁兼容性是指電子設(shè)備在各種電磁環(huán)境中仍能夠協(xié)調(diào)、有效地進(jìn)行工作的能力。電磁兼容性設(shè)計的目的是使電子設(shè)備既能抑制各種外來的干擾,使電子設(shè)備在特定的電磁環(huán)境中能夠正常工作,同時又能減少電子設(shè)備本身對其它電子設(shè)備的電磁干擾。

      3.5.1 選擇合理的導(dǎo)線寬度

      由于瞬變電流在印制線條上所產(chǎn)生的沖擊干擾主要是由印制導(dǎo)線的電感成分造成的,因此應(yīng)盡量減小印制導(dǎo)線的電感量。印制導(dǎo)線的電感量與其長度成正比,與其寬度成反比,因而短而精的導(dǎo)線對抑制干擾是有利的。時鐘引線、行驅(qū)動器或總線驅(qū)動器的信號線常常載有大的瞬變電流,印制導(dǎo)線要盡可能地短。對于分立元件電路,印制導(dǎo)線寬度在1.5mm左右時,即可完全滿足要求;對于集成電路,印制導(dǎo)線寬度可在0.2~1.0mm之間選擇。

      3.5.2 采用正確的布線策略

      采用平等走線可以減少導(dǎo)線電感,但導(dǎo)線之間的互感和分布電容增加,如果布局允許,最好采用井字形網(wǎng)狀布線結(jié)構(gòu),具體做法是印制板的一面橫向布線,另一面縱向布線,然后在交叉孔處用金屬化孔相連。

      3.5.3 為了抑制印制板導(dǎo)線之間的串?dāng)_,在設(shè)計布線時應(yīng)盡量避免長距離的平等走線,盡可能拉開線與線之間的距離,信號線與地線及電源線盡可能不交叉。在一些對干擾十分敏感的信號線之間設(shè)置一根接地的印制線,可以有效地抑制串?dāng)_。

      3.5.4 為了避免高頻信號通過印制導(dǎo)線時產(chǎn)生的電磁輻射,在印制電路板布線時,還應(yīng)注意以下幾點:

      (1)盡量減少印制導(dǎo)線的不連續(xù)性,例如導(dǎo)線寬度不要突變,導(dǎo)線的拐角應(yīng)大于90度禁止環(huán)狀走線等。

      (2)時鐘信號引線最容易產(chǎn)生電磁輻射干擾,走線時應(yīng)與地線回路相靠近,驅(qū)動器應(yīng)緊挨著連接器。

      (3)總線驅(qū)動器應(yīng)緊挨其欲驅(qū)動的總線。對于那些離開印制電路板的引線,驅(qū)動器應(yīng)緊緊挨著連接器。

      (4)數(shù)據(jù)總線的布線應(yīng)每兩根信號線之間夾一根信號地線。最好是緊緊挨著最不重要的地址引線放置地回路,因為后者常載有高頻電流。

      (5)在印制板布置高速、中速和低速邏輯電路時,應(yīng)按照圖1的方式排列器件。

      3.5.5 抑制反射干擾

      為了抑制出現(xiàn)在印制線條終端的反射干擾,除了特殊需要之外,應(yīng)盡可能縮短印制線的長度和采用慢速電路。必要時可加終端匹配,即在傳輸線的末端對地和電源端各加接一個相同阻值的匹配電阻。根據(jù)經(jīng)驗,對一般速度較快的TTL電路,其印制線條長于10cm以上時就應(yīng)采用終端匹配措施。匹配電阻的阻值應(yīng)根據(jù)集成電路的輸出驅(qū)動電流及吸收電流的最大值來決定。

      3.5.6 電路板設(shè)計過程中采用差分信號線布線策略

      布線非常靠近的差分信號對相互之間也會互相緊密耦合,這種互相之間的耦合會減小EMI發(fā)射,通常(當(dāng)然也有一些例外)差分信號也是高速信號,所以高速設(shè)計規(guī)則通常也都適用于差分信號的布線,特別是設(shè)計傳輸線的信號線時更是如此。這就意味著我們必須非常謹(jǐn)慎地設(shè)計信號線的布線,以確保信號線的特征阻抗沿信號線各處連續(xù)并且保持一個常數(shù)。在差分線對的布局布線過程中,我們希望差分線對中的兩個PCB線完全一致。這就意味著,在實際應(yīng)用中應(yīng)該盡最大的努力來確保差分線對中的PCB線具有完全一樣的阻抗并且布線的長度也完全一致。差分PCB線通??偸浅蓪Σ季€,而且它們之間的距離沿線對的方向在任意位置都保持為一個常數(shù)不變。通常情況下,差分線對的布局布線總是盡可能地靠近。

      本文來自: DZ3W.COM 原h(huán)ttp://

      文網(wǎng)址:

      第三篇:PCB制版經(jīng)驗總結(jié)

      Pcb制版經(jīng)驗:

      1、線與孔以及線與線等之間的間距最小不得小于0.3mm,否則西安的工廠無法加工到位,一般我們可以把線與孔的間距設(shè)到0.4mm

      2、元器件最好都放在板子內(nèi),如果有些元件管腳都在板子內(nèi)而整體卻有一部分在板子外,這時,需要將該元件的分裝重新調(diào)整,使其全部都在板子內(nèi)。否則廠商在制版時會不知道是需要將板子擴(kuò)大還是元件怎么調(diào)整。

      3、板子上的字要整體統(tǒng)一進(jìn)行編排,一般,將字的高度設(shè)為1mm,寬度設(shè)為0.3mm。

      4、在原理圖中不同的網(wǎng)絡(luò)標(biāo)識不可以用線連到一塊,否則在編譯時會出錯。需要時可以將要連在一起的線都用同一個網(wǎng)絡(luò)標(biāo)識,然后在pcb上用string標(biāo)識出做不同用途的引腳。

      5、自動布線的很多線需要重新調(diào)整。

      6、走線后,如果發(fā)現(xiàn)線的中間有粉色或紫色的小點,那是應(yīng)為線未刪除干凈的原因。其中,粉色小點是bottom 上的線點,紫色小點是toplayer上的線點。

      7、元件、字都在topoverlay 這一層。

      8、線寬的選擇:一般40mil的線寬可以通過2A到3A的電流,40mil的間距可以耐200到300v的電壓。我們在平時布板時,1-2A的電流至少需要布2-3mm寬的線;3-5A的電流至少要用3-4mm的線寬,7-8A的電流則要用大于4mm的線。而且大于3A的電流最好加上燙錫層(topsolder 或 bottomsolder)。

      9、在pcb上,普通二級管的封裝一般與電阻大小相同,或稍微小一點,用DIODE0.3或DIODE0.4就可以。

      10、對元件的封裝需要注意:a、電位器的腳與現(xiàn)實所用電位器的腳及原理圖中電位器腳的順序要確定對應(yīng);b、三極管的封裝不僅要注意板子、原理圖及元件真實管腳的對應(yīng),還要看三級的放置方向,尤其大三級管,需要考慮其散熱;c、熱敏電阻或采樣電阻等部分元件需要考慮其管腳的粗細(xì),一般比普通元件的退要粗,要跟據(jù)實際需要設(shè)置;有正負(fù)的元件,需要標(biāo)出正極??傊鰌cb前先需要將元件庫里的封裝與元件的真實封裝及原理圖都要對應(yīng)起來。

      第四篇:PCB設(shè)計經(jīng)驗總結(jié)

      --[PCB]PCB設(shè)計經(jīng)驗總結(jié)

      [PCB]PCB設(shè)計經(jīng)驗總結(jié)布局:總體思想:在符合產(chǎn)品電氣以及機(jī)械結(jié)構(gòu)要求的基礎(chǔ)上考慮整體美觀,在一個PCB板上,元件的布局要求要均衡,疏密有序。1.印制板尺寸必須與加工圖紙尺寸相符,符合PCB制造工藝要求,放置MARK點。2.元件在二維、三維空間上有無沖突?3.元件布局是否疏密有序,排列整齊?是否全部布完?4.需經(jīng)常更換的元件能否方便的更換?插件板插入設(shè)備是否方便? 5.熱敏元件與發(fā)熱元件之間是否有適當(dāng)?shù)木嚯x?6.調(diào)整可調(diào)元件是否方便?7.在需要散熱的地方,裝了散熱器沒有?空氣流是否通暢?布局:總體思想:在符合產(chǎn)品電氣以及機(jī)械結(jié)構(gòu)要求的基礎(chǔ)上考慮整體美觀,在一個PCB板上,元件的布局要求要均衡,疏密有序。1.印制板尺寸必須與加工圖紙尺寸相符,符合PCB制造工藝要求,放置MARK點。2.元件在二維、三維空間上有無沖突?3.元件布局是否疏密有序,排列整齊?是否全部布完?4.需經(jīng)常更換的元件能否方便的更換?插件板插入設(shè)備是否方便? 5.熱敏元件與發(fā)熱元件之間是否有適當(dāng)?shù)木嚯x?6.調(diào)整可調(diào)元件是否方便?7.在需要散熱的地方,裝了散熱器沒有?空氣流是否通暢?8.信號流程是否順暢且互連最短?9.插頭、插座等與機(jī)械設(shè)計是否矛盾?10.蜂鳴器遠(yuǎn)離柱形電感,避免干擾聲音失真。11.速度較快的器件如SRAM要盡量的離CPU近。12.由相同電源供電的器件盡量放在一起。布線:

      1.走線要有合理的走向:如輸入/輸出,交流/直流,強(qiáng)/弱信號,高頻/低頻,高壓/低壓等...,它們的走向應(yīng)該是呈線形的(或分離),不得相互交融。其目的是防止相互干擾。最好的走向是按直線,但一般不易實現(xiàn),避免環(huán)形走線。對于是直流,小信號,低電壓PCB設(shè)計的要求可以低些。輸入端與輸出端的邊,以免產(chǎn)生反射干擾線應(yīng)避免相鄰平行。必要時應(yīng)加地線隔離,兩相鄰層的布線要互相垂直,平行容易產(chǎn)生寄生耦合。2.選擇好接地點:一般情況下要求共點地,數(shù)字地與模擬地在電源輸入電容處相連。3.合理布置電源濾波/退耦電容:布置這些電容就應(yīng)盡量靠近這些元部件,離得太遠(yuǎn)就沒有作用了。在貼片器件的退耦電容最好在布在板子另一面的器件肚子位置,電源和地要先過電容,再進(jìn)芯片。4.線條有講究:有條件做寬的線決不做細(xì);高壓及高頻線應(yīng)園滑,不得有尖銳的倒角,拐彎也不得采用直角,一般采用135度角。地線應(yīng)盡量寬,最好使用大面積敷銅,這對接地點問題有相當(dāng)大的改善。設(shè)計中應(yīng)盡量減少過線孔,減少并行的線條密度。5.盡量加寬電源、地線寬度,最好是地線比電源線寬,它們的關(guān)系是:地線>電源線>信號線。6.?dāng)?shù)字電路與模擬電路的共地處理,現(xiàn)在有許多PCB不再是單一功能電路(數(shù)字或模擬電路),而是由數(shù)字電路和模擬電路混合構(gòu)成的。因此在布線時就需要考慮它們之間互相干擾問題,特別是地線上的噪音干擾。數(shù)字電路的頻率高,模擬電路的敏感度強(qiáng),對信號線來說,高頻的信號線盡可能遠(yuǎn)離敏感的模擬電路器件,對地線來說,整人PCB對外界只有一個結(jié)點,所以必須在PCB內(nèi)部進(jìn)行處理數(shù)、模共地的問題,而在板內(nèi)部數(shù)字地和模擬地實際上是分開的它們之間互不相連,只是在PCB與外界連接的接口處(如插頭等)。數(shù)字地與模擬地有一點短接。7.信號線布在電(地)層上在多層印制板布線時,由于在信號線層沒有布完的線剩下已經(jīng)不多,再多加層數(shù)就會造成浪費也會給生產(chǎn)增加一定的工作量,成本也相應(yīng)增加了,為解決這個矛盾,可以考慮在電(地)層上進(jìn)行布線。首先應(yīng)考慮用電源層,其次才是地層。因為最好是保留地層的完整性。8.關(guān)鍵信號的處理,關(guān)鍵信號如時鐘線應(yīng)該進(jìn)行包地處理,避免產(chǎn)生干擾,同時在晶振器件邊做一個焊點使晶振外殼接地。9.設(shè)計規(guī)則檢查(DRC)

      布線設(shè)計完成后,需認(rèn)真檢查布線設(shè)計是否符合設(shè)計者所制定的規(guī)則,同時也需確認(rèn)所制定的規(guī)則是否符合印制板生產(chǎn)工藝的需求,一般檢查有如下幾個方面:線與線,線與元件焊盤,線與貫通孔,元件焊盤與貫通孔,貫通孔與貫通孔之間的距離是否合理,是否滿足生產(chǎn)要求。

      電源線和地線的寬度是否合適,電源與地線之間是否緊耦合(低的波阻抗)?在PCB中是否還有能讓地線加寬的地方。

      對于關(guān)鍵的信號線是否采取了最佳措施,如長度最短,加保護(hù)線,輸入線及輸出線被明顯地分開。

      模擬電路和數(shù)字電路部分,是否有各自獨立的地線。

      后加在PCB中的圖形(如圖標(biāo)、注標(biāo))是否會造成信號短路。

      對一些不理想的線形進(jìn)行修改。在PCB上是否加有工藝線?阻焊是否符合生產(chǎn)工藝的要求,阻焊尺寸是否合適,字符標(biāo)志是否壓在器件焊盤上,以免影響電裝質(zhì)量。

      多層板中的電源地層的外框邊緣是否縮小,如電源地層的銅箔露出板外容易造成短路。10.關(guān)于EMC方面:a.盡可能選用信號斜率較慢的器件,以降低信號所產(chǎn)生的高頻成分。b.注意高頻器件擺放的位置,不要太靠近對外的連接器。c.注意高速信號的阻抗匹配,走線層及其回流電流路徑,以減少高頻的反射與輻射。d.在各器件的電源管腳放置足夠與適當(dāng)?shù)娜ヱ詈想娙菀跃徍碗娫磳雍偷貙由系脑肼暋L貏e注意電容的頻率響應(yīng)與溫度的特性是否符合設(shè)計所需。e電源層比地層內(nèi)縮20H,H為電源層與地層之間的距離。11.GERBER輸出檢查檢查輸出的GERBER文件是否按層疊順序要求輸出,在CAM350里查看每一層數(shù)據(jù)以及DRILL表,同時注意特殊孔如方孔的輸出。

      --

      印制電路板(PCB)是電子產(chǎn)品中電路元件和器件的支撐件。它提供電路元件和器件之間的電氣連接。隨著電子技術(shù)的飛速發(fā)展,PCB的密度越來越高。PCB設(shè)計的好壞對抗干擾能力影響很大。實踐證明,即使電路原理圖設(shè)計正確,印制電路板設(shè)計不當(dāng),也會對電子產(chǎn)品的可靠性產(chǎn)生不利影響。例如,如果印制板兩條細(xì)平行線靠得很近,則會形成信號波形的延遲,在傳輸線的終端形成反射噪聲。因此,在設(shè)計印制電路板的時候,應(yīng)注意采用正確的方法,遵守PCB設(shè)計的一般原則,并應(yīng)符合抗干擾設(shè)計的要求。

      一、PCB設(shè)計的一般原則要使電子電路獲得最佳性能,元器件的布局及導(dǎo)線的布設(shè)是很重要的。為了設(shè)計質(zhì)量好、造價低的PCB,應(yīng)遵循以下的一般性原則:1.布局首先,要考慮PCB尺寸大小。PCB尺寸過大時,印制線條長,阻抗增加,抗噪聲能力下降,成本也增加;過小,則散熱不好,且鄰近線條易受干擾。在確定PCB尺寸后,再確定特殊元件的位置。最后,根據(jù)電路的功能單元,對電路的全部元器件進(jìn)行布局。在確定特殊元件的位置時要遵守以下原則:(1)盡可能縮短高頻元器件之間的連線,設(shè)法減少它們的分布參數(shù)和相互間的電磁干擾。易受干擾的元器件不能相互挨得太近,輸入和輸出元件應(yīng)盡量遠(yuǎn)離。(2)某些元器件或?qū)Ь€之間可能有較高的電位差,應(yīng)加大它們之間的距離,以免放電引出意外短路。帶高電壓的元器件應(yīng)盡量布置在調(diào)試時手不易觸及的地方。(3)重量超過15g的元器件,應(yīng)當(dāng)用支架加以固定,然后焊接。那些又大又重、發(fā)熱量多的元器件,不宜裝在印制板上,而應(yīng)裝在整機(jī)的機(jī)箱底板上,且應(yīng)考慮散熱問題。熱敏元件應(yīng)遠(yuǎn)離發(fā)熱元件。(4)對于電位器、可調(diào)電感線圈、可變電容器、微動開關(guān)等可調(diào)元件的布局應(yīng)考慮整機(jī)的結(jié)構(gòu)要求。若是機(jī)內(nèi)調(diào)節(jié),應(yīng)放在印制板上方便調(diào)節(jié)的地方;若是機(jī)外調(diào)節(jié),其位置要與調(diào)節(jié)旋鈕在機(jī)箱面板上的位置相適應(yīng)。(5)應(yīng)留出印制板定位孔及固定支架所占用的位置。根據(jù)電路的功能單元。對電路的全部元器件進(jìn)行布局時,要符合以下原則:(1)按照電路的流程安排各個功能電路單元的位置,使布局便于信號流通,并使信號盡可能保持一致的方向。(2)以每個功能電路的核心元件為中心,圍繞它來進(jìn)行布局。元器件應(yīng)均勻、整齊、緊湊地排列在PCB上。盡量減少和縮短各元器件之間的引線和連接。(3)在高頻下工作的電路,要考慮元器件之間的分布參數(shù)。一般電路應(yīng)盡可能使元器件平行排列。這樣,不但美觀,而且裝焊容易,易于批量生產(chǎn)。(4)位于電路板邊緣的元器件,離電路板邊緣一般不小于2mm。電路板的最佳形狀為矩形。長寬雙為3:2或4:3。電路板面尺寸大于200×150mm時,應(yīng)考慮電路板所受的機(jī)械強(qiáng)度。2.布線布線的原則如下:(1)輸入輸出端用的導(dǎo)線應(yīng)盡量避免相鄰平行。最好加線間地線,以免發(fā)生反饋藕合。(2)印制板導(dǎo)線的最小寬度主要由導(dǎo)線與絕緣基板間的粘附強(qiáng)度和流過它們的電流值決定。當(dāng)銅箔厚度為0.5mm、寬度為1~15mm時,通過2A的電流,溫度不會高于3℃。因此,導(dǎo)線寬度為1.5mm可滿足要求。對于集成電路,尤其是數(shù)字電路,通常選0.02~0.3mm導(dǎo)線寬度。當(dāng)然,只要允許,還是盡可能用寬線,尤其是電源線和地線。導(dǎo)線的最小間距主要由最壞情況下的線間絕緣電阻和擊穿電壓決定。對于集成電路,尤其是數(shù)字電路,只要工藝允許,可使間距小于5~8mil。(3)印制導(dǎo)線拐彎處一般取圓弧形,而直角或夾角在高頻電路中會影響電氣性能。此外,盡量避免使用大面積銅箔,否則,長時間受熱時,易發(fā)生銅箔膨脹和脫落現(xiàn)象。必須用大面積銅箔時,最好用柵格狀。這樣有利于排除銅箔與基板間粘合劑受熱產(chǎn)生的揮發(fā)性氣體。3.焊盤焊盤中心孔要比器件引線直徑稍大一些。焊盤太大易形成虛焊。焊盤外徑D一般不小于(d+1.2)mm,其中d為引線孔徑。對高密度的數(shù)字電路,焊盤最小直徑可取(d+1.0)mm。

      二、PCB及電路抗干擾措施印制電路板的抗干擾設(shè)計與具體電路有著密切的關(guān)系,這里僅就PCB抗干擾設(shè)計的幾項常用措施做一些說明。1.電源線設(shè)計根據(jù)印制線路板電流的大小,盡量加粗電源線寬度,減少環(huán)路電阻。同時,使電源線、地線的走向和數(shù)據(jù)傳遞的方向一致,這樣有助于增強(qiáng)抗噪聲能力。2.地線設(shè)計在電子產(chǎn)品設(shè)計中,接地是控制干擾的重要方法。如能將接地和屏蔽正確結(jié)合起來使用,可解決大部分干擾問題。電子產(chǎn)品中地線結(jié)構(gòu)大致有系統(tǒng)地、機(jī)殼地(屏蔽地)、數(shù)字地(邏輯地)和模擬地等。在地線設(shè)計中應(yīng)注意以下幾點:(1)正確選擇單點接地與多點接地在低頻電路中,信號的工作頻率小于1MHz,它的布線和器件間的電感影響較小,而接地電路形成的環(huán)流對干擾影響較大,因而應(yīng)采用一點接地的方式。當(dāng)信號工作頻率大于10MHz時,地線阻抗變得很大,此時應(yīng)盡量降低地線阻抗,應(yīng)采用就近多點接地。當(dāng)工作頻率在1~10MHz時,如果采用一點接地,其地線長度不應(yīng)超過波長的1/20,否則應(yīng)采用多點接地法。(2)數(shù)字地與模擬地分開。電路板上既有高速邏輯電路,又有線性電路,應(yīng)使它們盡量分開,而兩者的地線不要相混,分別與電源端地線相連。低頻電路的地應(yīng)盡量采用單點并聯(lián)接地,實際布線有困難時可部分串聯(lián)后再并聯(lián)接地。高頻電路宜采用多點串聯(lián)接地,地線應(yīng)短而粗,高頻元件周圍盡量用柵格狀大面積地箔。要盡量加大線性電路的接地面積。(3)接地線應(yīng)盡量加粗。若接地線用很細(xì)的線條,則接地電位則隨電流的變化而變化,致使電子產(chǎn)品的定時信號電平不穩(wěn),抗噪聲性能降低。因此應(yīng)將接地線盡量加粗,使它能通過三倍于印制電路板的允許電流。如有可能,接地線的寬度應(yīng)大于3mm。(4)接地線構(gòu)成閉環(huán)路。設(shè)計只由數(shù)字電路組成的印制電路板的地線系統(tǒng)時,將接地線做成閉路可以明顯地提高抗噪聲能力。其原因在于:印制電路板上有很多集成電路元件,尤其遇有耗電多的元件時,因受接地線粗細(xì)的限制,會在地線上產(chǎn)生較大的電位差,引起抗噪能力下降,若將接地線構(gòu)成環(huán)路,則會縮小電位差值,提高電子設(shè)備的抗噪聲能力。3.退藕電容配置PCB設(shè)計的常規(guī)做法之一是在印制板的各個關(guān)鍵部位配置適當(dāng)?shù)耐伺弘娙?。退藕電容的一般配置原則是:(1)電源輸入端跨接10~100uf的電解電容器。如有可能,接100uF以上的更好。(2)原則上每個集成電路芯片都應(yīng)布置一個0.01pF的瓷片電容,如遇印制板空隙不夠,可每4~8個芯片布置一個1~10pF的鉭電容。(3)對于抗噪能力弱、關(guān)斷時電源變化大的器件,如RAM、ROM存儲器件,應(yīng)在芯片的電源線和地線之間直接接入退藕電容。(4)電容引線不能太長,尤其是高頻旁路電容不能有引線。此外,還應(yīng)注意以下兩點:(1)在印制板中有接觸器、繼電器、按鈕等元件時,操作它們時均會產(chǎn)生較大火花放電,必須采用RC電路來吸收放電電流。一般R取1~2K,C取2.2~47uF。(2)CMOS的輸入阻抗很高,且易受感應(yīng),因此在使用時對不用端要接地或接正電源。

      三、PowerPCB簡介PowerPCB是美國Innoveda公司軟件產(chǎn)品。PowerPCB能夠使用戶完成高質(zhì)量的設(shè)計,生動地體現(xiàn)了電子設(shè)計工業(yè)界各方面的內(nèi)容。其約束驅(qū)動的設(shè)計方法可以減少產(chǎn)品完成時間。你可以對每一個信號定義安全間距、布線規(guī)則以及高速電路的設(shè)計規(guī)則,并將這些規(guī)劃層次化的應(yīng)用到板上、每一層上、每一類網(wǎng)絡(luò)上、每一個網(wǎng)絡(luò)上、每一組網(wǎng)絡(luò)上、每一個管腳對上,以確保布局布線設(shè)計的正確性。它包括了豐富多樣的功能,包括簇布局工具、動態(tài)布線編輯、動態(tài)電性能檢查、自動尺寸標(biāo)注和強(qiáng)大的CAM輸出能力。它還有集成第三方軟件工具的能力,如SPECCTRA布線器。

      四、PowerPCB使用技巧PowerPCB目前已在我所推廣使用,它的基本使用技術(shù)已有培訓(xùn)教材進(jìn)行了詳細(xì)的講解,而對于我所廣大電子應(yīng)用工程師來說,其問題在于已經(jīng)熟練掌握了TANGO之類的布線工具之后,如何轉(zhuǎn)到PowerPCB的應(yīng)用上來。所以,本文就此類應(yīng)用和培訓(xùn)教材上沒有講到,而我們應(yīng)用較多的一些技術(shù)技巧作了論述。1.輸入的規(guī)范問題對于大多數(shù)使用過TANGO的人來說,剛開始使用PowerPCB的時候,可能會覺得PowerPCB的限制太多。因為PowerPCB對原理圖輸入和原理圖到PCB的規(guī)則傳輸上是以保證其正確性為前提的。所以,它的原理圖中沒有能夠?qū)⒁桓姎膺B線斷開的功能,也不能隨意將一根電氣連線在某個位置停止,它要保證每一根電氣連線都要有起始管腳和終止管腳,或是接在軟件提供的連接器上,以供不同頁面間的信息傳輸。這是它防止錯誤發(fā)生的一種手段,其實,也是我們應(yīng)該遵守的一種規(guī)范化的原理圖輸入方式。在PowerPCB設(shè)計中,凡是與原理圖網(wǎng)表不一致的改動都要到ECO方式下進(jìn)行,但它給用戶提供了OLE鏈接,可以將原理圖中的修改傳到PCB中,也可以將PCB中的修改傳回原理圖。這樣,既防止了由于疏忽引起的錯誤,又給真正需要進(jìn)行修改提供了方便。但是,要注意的是,進(jìn)入ECO方式時要選擇“寫ECO文件”選項,而只有退出ECO方式,才會進(jìn)行寫ECO文件操作。2.電源層和地層的選擇PowerPCB中對電源層和地層的設(shè)置有兩種選擇,CAM Plane和Split/Mixed。Split/Mixed主要用于多個電源或地共用一個層的情況,但只有一個電源和地時也可以用。它的主要優(yōu)點是輸出時的圖和光繪的一致,便于檢查。而CAM Plane用于單個的電源或地,這種方式是負(fù)片輸出,要注意輸出時需加上第25層。第25層包含了地電信息,主要指電層的焊盤要比正常的焊盤大20mil左右的安全距離,保證金屬化過孔之后,不會有信號與地電相連。這就需要每個焊盤都包含有第25層的信息。而我們自己建庫時往往會忽略這個問題,造成使用Split/Mixed選項。3.推擠還是不推擠PowerPCB提供了一個很好用的功能就是自動推擠。當(dāng)我們手動布線時,印制板在我們的完全控制之下,打開自動推擠的功能,會感到非常的方便。但是如果在你完成了預(yù)布線之后,要自動布線時,最好將預(yù)布好的線固定住,否則自動布線時,軟件會認(rèn)為此線段可移動,而將你的工作完全推翻,造成不必要的損失。4.定位孔的添加我們的印制板往往需要加一些安裝定位孔,但是對于PowerPCB來說,這就屬于與原理圖不一樣的器件擺放,需要在ECO方式下進(jìn)行。但如果在最后的檢查中,軟件因此而給出我們許多的錯誤,就不大方便了。這種情況可以將定位孔器件設(shè)為非ECO注冊的即可。在編輯器件窗口下,選中“編輯電氣特性”按鈕,在該窗口中,選中“普通”項,不選中“ECO注冊”項。這樣在檢查時,PowerPCB不會認(rèn)為這個器件是需要與網(wǎng)表比較的,不會出現(xiàn)不該有的錯誤。5.添加新的電源封裝由于我們的國際與美國軟件公司的標(biāo)準(zhǔn)不太一致,所以我們盡量配備了國際庫供大家使用。但是電源和地的新符號,必須在軟件自帶的庫中添加,否則它不會認(rèn)為你建的符號是電源。所以當(dāng)我們要建一個符合國標(biāo)的電源符號時,需要先打開現(xiàn)有的電源符號組,選擇“編輯電氣連接”按鈕,點按“添加”按鈕,輸入你新建的符號的名字等信息。然后,再選中“編輯門封裝”按鈕,選中你剛剛建立的符號名,繪制出你需要的形狀,退出繪圖狀態(tài),保存。這個新的符號就可以在原理圖中調(diào)出了。6.空腳的設(shè)置我們用的器件中,有的管腳本身就是空腳,標(biāo)志為NC。當(dāng)我們建庫的時候,就要注意,否則標(biāo)志為NC的管腳會連在一起。這是由于你在建庫時將NC管腳建在了“SINGAL_PINS“中,而PowerPCB認(rèn)為“SINGAL_PINS”中的管腳是隱含的缺省管腳,是有用的管腳,如VCC和GND。所以,如果的NC管腳,必須將它們從“SINGAL_PINS"中刪除掉,或者說,你根本無需理睬它,不用作任何特殊的定義。7.三極管的管腳對照三極管的封裝變化很多,當(dāng)自己建三極管的庫時,我們往往會發(fā)現(xiàn)原理圖的網(wǎng)表傳到PCB中后,與自己希望的連接不一致。這個問題主要還是出在建庫上。由于三極管的管腳往往用E,B,C來標(biāo)志,所以在創(chuàng)建自己的三極管庫時,要在“編輯電氣連接”窗口中選中“包括文字?jǐn)?shù)字管腳”復(fù)選框,這時,“文字?jǐn)?shù)字管腳”標(biāo)簽被點亮,進(jìn)入該標(biāo)簽,將三極管的相應(yīng)管腳改為字母。這樣,與PCB封裝對應(yīng)連線時會感到比較便于識別。8.表面貼器件的預(yù)處理現(xiàn)在,由于小型化的需求,表面貼器件得到越來越多的應(yīng)用。在布圖過程中,表面貼器件的處理很重要,尤其是在布多層板的時候。因為,表面貼器件只在一層上有電氣連接,不象雙列直插器件在板子上的放置是通孔,所以,當(dāng)別的層需要與表面器件相連時就要從表面貼器件的管腳上拉出一條短線,打孔,再與其它器件連接,這就是所謂的扇入(FAN-IN),扇出(FAN-OUT)操作。如果需要的話,我們應(yīng)該首先對表面貼器件進(jìn)行扇入,扇出操作,然后再進(jìn)行布線,這是因為如果我們只是在自動布線的設(shè)置文件中選擇了要作扇入,扇出操作,軟件會在布線的過程中進(jìn)行這項操作,這時,拉出的線就會曲曲折折,而且比較長。所以,我們可以在布局完成后,先進(jìn)入自動布線器,在設(shè)置文件中只選擇扇入,扇出操作,不選擇其它布線選項,這樣從表面貼器件拉出來的線比較短,也比較整齊。9.將板圖加入AUTOCAD有時我們需要將印制板圖加入到結(jié)構(gòu)圖中,這時可以通過轉(zhuǎn)換工具將PCB文件轉(zhuǎn)換成AUTOCAD能夠識別的格式。在PCB繪圖框中,選中“文件”菜單中的“輸出”菜單項,在彈出的文件輸出窗口中將保存類型設(shè)為DXF文件,再保存。你就可以AUTOCAD中打開個這圖了。當(dāng)然,PADS中有自動標(biāo)注功能,可以對畫好的印制板進(jìn)行尺寸標(biāo)注,自動顯示出板框或定位孔的位置。要注意的是,標(biāo)注結(jié)果在Drill-Drawing層要想在其它的輸出圖上加上標(biāo)注,需要在輸出時,特別加上這一層才行。10.PowerPCB與ViewDraw的接口用ViewDraw的原理圖,可以產(chǎn)生PowerPCB的表,而PowerPCB讀入網(wǎng)表后,一樣可以進(jìn)行自動布線等功能,而且,PowerPCB中有鏈接工具,可以與VIEWDRAW的原理圖動態(tài)鏈接、修改,保持電氣連接的一致性。但是,由于軟件修改升級的版本的差別,有時兩個軟件對器件名稱的定義不一致,會造成網(wǎng)表傳輸錯誤。要避免這種錯誤的發(fā)生,最好專門建一個存放ViewDraw與PowerPCB對應(yīng)器件的庫,當(dāng)然這只是針對于一部分不匹配的器件來說的??梢杂肞owerPCB中的拷貝功能,很方便地將已存在的PowerPCB中的其它庫里的元件封裝拷貝到這個庫中,存成與VIEWDRAW中相對應(yīng)的名字。11.生成光繪文件以前,我們做印制板時都是將印制板圖拷在軟盤上,直接給制版廠。這種做法保密性差,而且很煩瑣,需要給制版廠另寫很詳細(xì)的說明文件?,F(xiàn)在,我們用PowerPCB直接生產(chǎn)光繪文件給廠家就可以了。從光繪文件的名字上就可以看出這是第幾層的走線,是絲印還是阻焊,十分方便,又安全。轉(zhuǎn)光繪文件步驟:A.在PowerPCB的CAM輸出窗口的DEVICE SETUP中將APERTURE改為999。B.轉(zhuǎn)走線層時,將文檔類型選為ROUTING,然后在LAYER中選擇板框和你需要放在這一層上的東西。不注意的是,轉(zhuǎn)走線時要將LINE,TEXT去掉(除非你要在線路上做銅字)。C.轉(zhuǎn)阻焊時,將文檔類型選為SOLD_MASK,在頂層阻焊中要將過孔選中。D.轉(zhuǎn)絲印時,將文檔類型選為SILK SCREEN,其余參照步驟B和C。E.轉(zhuǎn)鉆孔數(shù)據(jù)時,將文檔類型選為NC DRILL,直接轉(zhuǎn)換。注意,轉(zhuǎn)光繪文件時要先預(yù)覽一下,預(yù)覽中的圖形就是你要的光繪輸出的圖形,所以要看仔細(xì),以防出錯。有了對印制板設(shè)計的經(jīng)驗,如PowerPCB的強(qiáng)大功能,畫復(fù)雜印制板已不是令人煩心的事情了。值得高興的是,我們現(xiàn)在已經(jīng)有了將TANGO的PCB轉(zhuǎn)換成PowerPCB的工具,熟悉TANGO的廣大科技人員可以更加方便的加入到PowerPCB繪圖的行列中來,更加方便快捷地繪制出滿意的印制板。

      第五篇:PCB布線的前期工作總結(jié)

      PCB布線的前期工作總結(jié)-超實用

      PCB布線無疑是整個PCB設(shè)計中耗時最長的,但是除了布線之外的其他工作也相當(dāng)重要,因為這些看似簡單的工作卻有規(guī)律可循,而且如果你適當(dāng)?shù)淖隽诉@些工作,那么對于整個設(shè)計工作來說可以說是事半功倍!一:設(shè)置PCB工作環(huán)境

      ? pads中設(shè)置工作環(huán)境

      1.設(shè)置繪圖單位基準(zhǔn) tool–》option–》design units 2.畫板框 drafting toolbar–》board outline and cutout 或者直接導(dǎo)入結(jié)構(gòu)提供的emn文件,file–》import 3.導(dǎo)入結(jié)構(gòu)圖紙,設(shè)置禁布器件區(qū)或者禁止布線區(qū) 4.設(shè)置層數(shù) setup–》layer definition 5.標(biāo)注尺寸: demensioning toolbar 6.設(shè)置布線規(guī)則 setup–》design rules 7.設(shè)置層對 setup–》drill pairs 8.設(shè)置所需過孔的封裝 setup–》padstack–》via ? Allegro中設(shè)置工作環(huán)境

      1.設(shè)置繪圖尺寸:Setup→Drawing Size 2.畫板框:Class: BOARD GEOMETRY Subclass: OUTLINE Add→Line 用 “X 橫坐標(biāo) 縱坐標(biāo)” 的形式來定位畫線 3.畫Route Keepin:Setup→Areas→Route Keepin 用 “X 橫坐標(biāo) 縱坐標(biāo)” 的形式來定位畫線

      4.導(dǎo)角: 導(dǎo)圓角 Edit→ Fillet 目前工藝要求是圓角 或 在右上角空白部分點擊鼠標(biāo)右鍵→選Design Prep→選Draft Fillet小圖標(biāo)

      導(dǎo)斜角Edit→Chamfer 或 在右上角空白部分惦記點擊鼠標(biāo)右鍵→選Design Prep→選Draft Fillet 小圖標(biāo)

      最好在畫板框時就將角倒好,用絕對坐標(biāo)控制畫板框,ROUTE KEEPIN,ANTIETCH,ANTIETCH可以只畫一層,然后用EDIT/COPY,而后 EDIT/CHANGE編輯至所需層即可.5.標(biāo)注尺寸: 在右上角空白部分惦記點擊鼠標(biāo)右鍵→選Drafting Class: BOARD GEOMETRY Subclass: Dimension 圓導(dǎo)角要標(biāo)注導(dǎo)角半徑.在右上角點擊右鍵→選Drafting,會出現(xiàn)有關(guān)標(biāo)注的各種小圖標(biāo)

      Manufacture→Dimension/Draft→Parameters?→進(jìn)入Dimension Text設(shè)置 在標(biāo)注尺寸時,為了選取兩個點,應(yīng)該將Find中有關(guān)項關(guān)閉,否則測量的 會是選取的線段

      注:不能形成封閉尺寸標(biāo)注

      6.加光標(biāo)定位孔:Place→By Symbol→Package,如果兩面都有貼裝器件,則應(yīng)在正反兩面都加光標(biāo)定位孔,在在庫中名字為ID-BOARD.如果是反面則要鏡像.Edit→Mirror 定位光標(biāo)中心距板邊要大于 8mm.7.添加安裝孔:Place→By Symbol→Package,工藝要求安裝孔為3mm.在庫中名字為HOLE125 8.設(shè)置安裝孔屬性:Tools→PADSTACK→Modify 若安裝孔為橢圓形狀,因為在印制板設(shè)計時只有焊盤可以設(shè)成橢圓,而鉆孔只可能設(shè)成圓形,需要另外加標(biāo)注將其擴(kuò)成橢圓,應(yīng)在尺寸標(biāo)注時標(biāo)出其長與寬.應(yīng)設(shè)成外徑和Drill同大,且Drill 不金屬化

      9.固定安裝孔:Edit→Property→選擇目標(biāo)→選擇屬性Fixed→Apply→OK 10.設(shè)置層數(shù)Setup→Cross-Section?

      11.設(shè)置顯示顏色Display→Colour/Visibility可以把當(dāng)前的顯示存成文件:View→Image Save,以后可以通過View→Image Restore調(diào)入,生成的文件以view為后綴,且此文件應(yīng)該和PCB文件存在同一目錄下。12.設(shè)置繪圖參數(shù)Setup→Drawing Options Display中的Thermal Pads和Filled Pads and Cline Endcaps應(yīng)該打開

      13.設(shè)置布線規(guī)則,Allegro 擁有完善的 Constraint 設(shè)定,用戶只須按要求設(shè)定好布線規(guī)則,在布線時不違反 DRC 就可以達(dá)到布線的設(shè)計要求,從而節(jié)約了煩瑣的人工檢查時間,提高了工作效率!更能夠定義最小線寬或線長等參數(shù)以符合當(dāng)今高速電路板布線的種種需求。而這些 規(guī)則數(shù)據(jù)的經(jīng)驗值均可重復(fù)使用在相同性質(zhì)的電路板設(shè)計上。

      Setup→Constraints? Set Standard Values?設(shè)置Line Width ,Default Via Spacing Rules Set→Set Values?設(shè)置Pin to Pin ,Line to Pin,Line to Line等值

      最后,值得強(qiáng)調(diào)的是無論是pads還是allegro,每一類板子的工作環(huán)境都是大致相同,可以設(shè)置一種工作模板,那么以后新項目就不用重新設(shè)置了,都可以重復(fù)使用在相同性質(zhì)的電路板設(shè)計上,這樣即節(jié)省時間,又能使自己的工作具有一定的“一致性”,不會每次做的板子都有點不同。二:導(dǎo)入網(wǎng)表

      網(wǎng)絡(luò)表(Netlist)是溝通電路原理圖和Layout實際板子的橋梁網(wǎng)絡(luò)表包含的內(nèi)容有零件Pin的連接線關(guān)系以及零件的包裝等基本信息,通過網(wǎng)絡(luò)表的導(dǎo)入除了可以把一基本信息帶到PCBLayout中,還可以把一些layout時用到的設(shè)定、約束通過網(wǎng)絡(luò)表帶到PCB設(shè)計中,使工程師在設(shè)計電路時就可以大致了解PCB板子上的布線情況,從而也節(jié)省了Layout工程師的時間,提高了工作效率!例如:電子工程師可以在原理圖中把一些Power線設(shè)定好最小線寬,這樣用新轉(zhuǎn)法時就可以直接把設(shè)定帶入Allegro,可以防止Layout工程師疏忽忘了設(shè)定走線沒有達(dá)到要求。

      ? pads中導(dǎo)入網(wǎng)表

      pads中導(dǎo)入網(wǎng)表相對比較簡單

      在logic中點擊tool–》pads layout出現(xiàn)以下對話框:

      然后點擊send netlist即可 下面我說一下幾點要注意的地方:

      (1)如果導(dǎo)入出現(xiàn)元件丟失,或者需要檢查是否導(dǎo)入成功,那么可以用上面對話框中的Compare PCB來查看,點擊后會出現(xiàn)一個記事本,在此記事本中查看PART DIFFERENCES 和 NET DIFFERENCES 有無異常,根據(jù)提示,一般就能發(fā)現(xiàn)原因。

      (2)假如建part type時將器件設(shè)置為不是eco registered part,那么此器件如果在原理圖中被調(diào)用,那么在layout中導(dǎo)入網(wǎng)表,是不會出現(xiàn)的,即便是所有庫的屬性都存在,也是不行的。解決辦法是將eco registered part屬性勾選,如下圖:

      (3)有的設(shè)計者如果在改板時,用eco to pcb完成網(wǎng)表導(dǎo)入,如果沒有勾選compre pcb decal assignment(如下圖),那么如果你在原理圖中更改了某個part type的pcb decal,那么此pcb decal不會根據(jù)你的意愿在pcb中被替換的,結(jié)果是失?。〗鉀Q方法就是將此處勾選!

      (4)有的pcb庫如果是在max layer模式下建立的,那么導(dǎo)入網(wǎng)表時,要將pcblayout中的層設(shè)置為max layer,才能導(dǎo)入

      ? Allegro中導(dǎo)入網(wǎng)表

      具體的操作步驟我就不詳細(xì)說了,用下面一張圖一帶而過

      下面我說一下幾點要注意的地方:

      (1)元器件的封裝要在原理圖中適當(dāng)?shù)闹付ǎ付〞r不要填寫后綴名,如R0402不要填寫R0402.dra否則會導(dǎo)入網(wǎng)表不成功(2)在原理圖中建庫時,同一Part中的 pin Name和Number是不能重復(fù)的,只有當(dāng)Pin Type為Power是Pin Name才允許相同,否則會報錯

      (3)在allegro中要指定好庫的位置,具體位置在setup–》user preferences–》design path下的pad path 和psm path(4)有些字符在導(dǎo)入網(wǎng)絡(luò)表時是不允許的,例如: ‘!

      (5)導(dǎo)入網(wǎng)表如果不成功,應(yīng)用File/Viewlog 查看原因,根據(jù)提示要求電路設(shè)計者修改原理圖或自己在元器件庫中加新器件

      下載PCB圖布線的經(jīng)驗總結(jié)word格式文檔
      下載PCB圖布線的經(jīng)驗總結(jié).doc
      將本文檔下載到自己電腦,方便修改和收藏,請勿使用迅雷等下載。
      點此處下載文檔

      文檔為doc格式


      聲明:本文內(nèi)容由互聯(lián)網(wǎng)用戶自發(fā)貢獻(xiàn)自行上傳,本網(wǎng)站不擁有所有權(quán),未作人工編輯處理,也不承擔(dān)相關(guān)法律責(zé)任。如果您發(fā)現(xiàn)有涉嫌版權(quán)的內(nèi)容,歡迎發(fā)送郵件至:645879355@qq.com 進(jìn)行舉報,并提供相關(guān)證據(jù),工作人員會在5個工作日內(nèi)聯(lián)系你,一經(jīng)查實,本站將立刻刪除涉嫌侵權(quán)內(nèi)容。

      相關(guān)范文推薦

        PCB布線經(jīng)驗個人總結(jié)

        PCB布線經(jīng)驗個人總結(jié) 作為一個電子工程師設(shè)計電路是一項必備的硬功夫,但是原理設(shè)計再完美,如果電路板設(shè)計不合理性能將大打折扣,嚴(yán)重時甚至不能正常工作。我自己的經(jīng)驗,總結(jié)出以......

        PCB布線的前期工作總結(jié)超實用

        PCB布線的前期工作總結(jié)-超實用 PCB布線無疑是整個PCB設(shè)計中耗時最長的,但是除了布線之外的其他工作也相當(dāng)重要,因為這些看似簡單的工作卻有規(guī)律可循,而且如果你適當(dāng)?shù)淖隽诉@些......

        PCB布線的前期工作總結(jié)-超實用[大全]

        PCB布線無疑是整個PCB設(shè)計中耗時最長的,但是除了布線之外的其他工作也相當(dāng)重要,因為這些看似簡單的工作卻有規(guī)律可循,而且如果你適當(dāng)?shù)淖隽诉@些工作,那么對于整個設(shè)計工作來說可......

        PCB布線實際工作經(jīng)驗之總結(jié)

        1、如果設(shè)計的電路系統(tǒng)中包含F(xiàn)PGA器件,則在繪制原理圖前必需使用Quartus II軟件對管腳分配進(jìn)行驗證。(FPGA中某些特殊的管腳是不能用作普通IO的)。 2、4層板從上到下依次為:信......

        PCB高速4層板以上布線總結(jié)

        高速板4層以上布線總結(jié)(工作之余總結(jié),謹(jǐn)供切磋)1、3點以上連線,盡量讓線依次通過各點,便于測試,線長盡量短,如下圖(按前一種): 2、引腳之間盡量不要放線,特別是集成電路引腳之間和周圍......

        辦公室綜合布線經(jīng)驗總結(jié)

        辦公室綜合布線經(jīng)驗總結(jié) 根據(jù)我公司的多年的辦公室布線經(jīng)驗,現(xiàn)在辦公室布線有以下幾個方面: 1、辦公室布線的需求: 辦公室布線的信息插座作為布線系統(tǒng)的水平子系統(tǒng)一部分,不管企......

        自己繪制PCB圖總結(jié)

        1、準(zhǔn)備階段 1.1新建一個protel工程文件*.ddb:File|New,設(shè)置工程類型、工程名、存儲路徑、密碼等 1.2、在打開的*.ddb中Documents中,新建4種文件: 原理圖文件*.Sch:用于繪制原理......

        PCB布板經(jīng)驗總結(jié)5則范文

        PCB供電系統(tǒng) .................................................................................................................................. 1 PCB電源供電系統(tǒng)......