欧美色欧美亚洲高清在线观看,国产特黄特色a级在线视频,国产一区视频一区欧美,亚洲成a 人在线观看中文

  1. <ul id="fwlom"></ul>

    <object id="fwlom"></object>

    <span id="fwlom"></span><dfn id="fwlom"></dfn>

      <object id="fwlom"></object>

      PCB布線的前期工作總結(jié)-超實(shí)用[大全]

      時(shí)間:2019-05-12 04:19:58下載本文作者:會員上傳
      簡介:寫寫幫文庫小編為你整理了多篇相關(guān)的《PCB布線的前期工作總結(jié)-超實(shí)用[大全]》,但愿對你工作學(xué)習(xí)有幫助,當(dāng)然你在寫寫幫文庫還可以找到更多《PCB布線的前期工作總結(jié)-超實(shí)用[大全]》。

      第一篇:PCB布線的前期工作總結(jié)-超實(shí)用[大全]

      PCB布線無疑是整個(gè)PCB設(shè)計(jì)中耗時(shí)最長的,但是除了布線之外的其他工作也相當(dāng)重要,因?yàn)檫@些看似簡單的工作卻有規(guī)律可循,而且如果你適當(dāng)?shù)淖隽诉@些工作,那么對于整個(gè)設(shè)計(jì)工作來說可以說是事半功倍!一:設(shè)置PCB工作環(huán)境 ? pads中設(shè)置工作環(huán)境

      1.設(shè)置繪圖單位基準(zhǔn) tool–》option–》design units 2.畫板框 drafting toolbar–》board outline and cutout 或者直接導(dǎo)入結(jié)構(gòu)提供的emn文件,file–》import 3.導(dǎo)入結(jié)構(gòu)圖紙,設(shè)置禁布器件區(qū)或者禁止布線區(qū) 4.設(shè)置層數(shù) setup–》layer definition 5.標(biāo)注尺寸: demensioning toolbar 6.設(shè)置布線規(guī)則 setup–》design rules 7.設(shè)置層對 setup–》drill pairs 8.設(shè)置所需過孔的封裝 setup–》padstack–》via ? Allegro中設(shè)置工作環(huán)境

      1.設(shè)置繪圖尺寸:Setup→Drawing Size

      2.畫板框:Class: BOARD GEOMETRY Subclass: OUTLINE Add→Line 用 “X 橫坐標(biāo) 縱坐標(biāo)” 的形式來定位畫線 3.畫Route Keepin:Setup→Areas→Route Keepin 用 “X 橫坐標(biāo) 縱坐標(biāo)” 的形式來定位畫線

      4.導(dǎo)角: 導(dǎo)圓角 Edit→ Fillet 目前工藝要求是圓角 或 在右上角空白部分點(diǎn)擊鼠標(biāo)右鍵→選Design Prep→選Draft Fillet小圖標(biāo)

      導(dǎo)斜角Edit→Chamfer 或 在右上角空白部分惦記點(diǎn)擊鼠標(biāo)右鍵→選Design Prep→選Draft Fillet 小圖標(biāo)

      最好在畫板框時(shí)就將角倒好,用絕對坐標(biāo)控制畫板框,ROUTE KEEPIN,ANTIETCH,ANTIETCH可以只畫一層,然后用EDIT/COPY,而后 EDIT/CHANGE編輯至所需層即可.5.標(biāo)注尺寸: 在右上角空白部分惦記點(diǎn)擊鼠標(biāo)右鍵→選Drafting Class: BOARD GEOMETRY Subclass: Dimension 圓導(dǎo)角要標(biāo)注導(dǎo)角半徑.在右上角點(diǎn)擊右鍵→選Drafting,會出現(xiàn)有關(guān)標(biāo)注的各種小圖標(biāo) Manufacture→Dimension/Draft→Parameters…→進(jìn)入Dimension Text設(shè)置

      在標(biāo)注尺寸時(shí),為了選取兩個(gè)點(diǎn),應(yīng)該將Find中有關(guān)項(xiàng)關(guān)閉,否則測量的 會是選取的線段 注:不能形成封閉尺寸標(biāo)注

      6.加光標(biāo)定位孔:Place→By Symbol→Package,如果兩面都有貼裝器件,則應(yīng)在正反兩面都加光標(biāo)定位孔,在在庫中名字為ID-BOARD.如果是反面則要鏡像.Edit→Mirror

      定位光標(biāo)中心距板邊要大于 8mm.7.添加安裝孔:Place→By Symbol→Package,工藝要求安裝孔為3mm.在庫中名字為HOLE125 8.設(shè)置安裝孔屬性:Tools→PADSTACK→Modify

      若安裝孔為橢圓形狀,因?yàn)樵谟≈瓢逶O(shè)計(jì)時(shí)只有焊盤可以設(shè)成橢圓,而鉆孔只可能設(shè)成圓形,需要另外加標(biāo)注將其擴(kuò)成橢圓,應(yīng)在尺寸標(biāo)注時(shí)標(biāo)出其長與寬.應(yīng)設(shè)成外徑和Drill同大,且Drill 不金屬化

      9.固定安裝孔:Edit→Property→選擇目標(biāo)→選擇屬性Fixed→Apply→OK 10.設(shè)置層數(shù)Setup→Cross-Section…

      11.設(shè)置顯示顏色Display→Colour/Visibility可以把當(dāng)前的顯示存成文件:View→Image Save,以后可以通過View→Image Restore調(diào)入,生成的文件以view為后綴,且此文件應(yīng)該和PCB文件存在同一目錄下。

      12.設(shè)置繪圖參數(shù)Setup→Drawing Options Display中的Thermal Pads和Filled Pads and Cline Endcaps應(yīng)該打開

      13.設(shè)置布線規(guī)則,Allegro 擁有完善的 Constraint 設(shè)定,用戶只須按要求設(shè)定好布線規(guī)則,在布線時(shí)不違反 DRC 就可以達(dá)到布線的設(shè)計(jì)要求,從而節(jié)約了煩瑣的人工檢查時(shí)間,提高了工作效率!更能夠定義最小線寬或線長等參數(shù)以符合當(dāng)今高速電路板布線的種種需求。而這些 規(guī)則數(shù)據(jù)的經(jīng)驗(yàn)值均可重復(fù)使用在相同性質(zhì)的電路板設(shè)計(jì)上。

      Setup→Constraints… Set Standard Values…設(shè)置Line Width ,Default Via Spacing Rules Set→Set Values…設(shè)置Pin to Pin ,Line to Pin,Line to Line等值

      最后,值得強(qiáng)調(diào)的是無論是pads還是allegro,每一類板子的工作環(huán)境都是大致相同,可以設(shè)置一種工作模板,那么以后新項(xiàng)目就不用重新設(shè)置了,都可以重復(fù)使用在相同性質(zhì)的電路板設(shè)計(jì)上,這樣即節(jié)省時(shí)間,又能使自己的工作具有一定的“一致性”,不會每次做的板子都有點(diǎn)不同。

      二:導(dǎo)入網(wǎng)表

      網(wǎng)絡(luò)表(Netlist)是溝通電路原理圖和Layout實(shí)際板子的橋梁網(wǎng)絡(luò)表包含的內(nèi)容有零件Pin的連接線關(guān)系以及零件的包裝等基本信息,通過網(wǎng)絡(luò)表的導(dǎo)入除了可以把一基本信息帶到PCBLayout中,還可以把一些layout時(shí)用到的設(shè)定、約束通過網(wǎng)絡(luò)表帶到PCB設(shè)計(jì)中,使工程師在設(shè)計(jì)電路時(shí)就可以大致了解PCB板子上的布線情況,從而也節(jié)省了Layout工程師的時(shí)間,提高了工作效率!例如:電子工程師可以在原理圖中把一些Power線設(shè)定好最小線寬,這樣用新轉(zhuǎn)法時(shí)就可以直接把設(shè)定帶入Allegro,可以防止Layout工程師疏忽忘了設(shè)定走線沒有達(dá)到要求。? pads中導(dǎo)入網(wǎng)表

      pads中導(dǎo)入網(wǎng)表相對比較簡單

      在logic中點(diǎn)擊tool–》pads layout出現(xiàn)以下對話框:

      然后點(diǎn)擊send netlist即可 下面我說一下幾點(diǎn)要注意的地方:

      (1)如果導(dǎo)入出現(xiàn)元件丟失,或者需要檢查是否導(dǎo)入成功,那么可以用上面對話框中的Compare PCB來查看,點(diǎn)擊后會出現(xiàn)一個(gè)記事本,在此記事本中查看PART DIFFERENCES 和 NET DIFFERENCES 有無異常,根據(jù)提示,一般就能發(fā)現(xiàn)原因。

      (2)假如建part type時(shí)將器件設(shè)置為不是eco registered part,那么此器件如果在原理圖中被調(diào)用,那么在layout中導(dǎo)入網(wǎng)表,是不會出現(xiàn)的,即便是所有庫的屬性都存在,也是不行的。解決辦法是將eco registered part屬性勾選,如下圖:

      (3)有的設(shè)計(jì)者如果在改板時(shí),用eco to pcb完成網(wǎng)表導(dǎo)入,如果沒有勾選compre pcb decal assignment(如下圖),那么如果你在原理圖中更改了某個(gè)part type的pcb decal,那么此pcb decal不會根據(jù)你的意愿在pcb中被替換的,結(jié)果是失?。〗鉀Q方法就是將此處勾選!

      (4)有的pcb庫如果是在max layer模式下建立的,那么導(dǎo)入網(wǎng)表時(shí),要將pcblayout中的層設(shè)置為max layer,才能導(dǎo)入 ? Allegro中導(dǎo)入網(wǎng)表

      具體的操作步驟我就不詳細(xì)說了,用下面一張圖一帶而過

      下面我說一下幾點(diǎn)要注意的地方:

      (1)元器件的封裝要在原理圖中適當(dāng)?shù)闹付?,指定時(shí)不要填寫后綴名,如R0402不要填寫R0402.dra否則會導(dǎo)入網(wǎng)表不成功

      (2)在原理圖中建庫時(shí),同一Part中的 pin Name和Number是不能重復(fù)的,只有當(dāng)Pin Type為Power是Pin Name才允許相同,否則會報(bào)錯(cuò)

      (3)在allegro中要指定好庫的位置,具體位置在setup–》user preferences–》design path下的pad path 和psm path(4)有些字符在導(dǎo)入網(wǎng)絡(luò)表時(shí)是不允許的,例如: ?!(5)導(dǎo)入網(wǎng)表如果不成功,應(yīng)用File/Viewlog 查看原因,根據(jù)提示要求電路設(shè)計(jì)者修改原理圖或自己在元器件庫中加新器件

      Written by edaadmin in: EDA教程 | 標(biāo)簽:pcb,教程, 工作環(huán)境, 網(wǎng)表

      第二篇:PCB布線的前期工作總結(jié)超實(shí)用

      PCB布線的前期工作總結(jié)-超實(shí)用

      PCB布線無疑是整個(gè)PCB設(shè)計(jì)中耗時(shí)最長的,但是除了布線之外的其他工作也相當(dāng)重要,因?yàn)檫@些看似簡單的工作卻有規(guī)律可循,而且如果你適當(dāng)?shù)淖隽诉@些工作,那么對于整個(gè)設(shè)計(jì)工作來說可以說是事半功倍!一:設(shè)置PCB工作環(huán)境

      ? pads中設(shè)置工作環(huán)境

      1.設(shè)置繪圖單位基準(zhǔn) tool–》option–》design units

      2.畫板框 drafting toolbar–》board outline and cutout 或者直接導(dǎo)入結(jié)構(gòu)提供的emn文件,file–》import 3.導(dǎo)入結(jié)構(gòu)圖紙,設(shè)置禁布器件區(qū)或者禁止布線區(qū) 4.設(shè)置層數(shù) setup–》layer definition 5.標(biāo)注尺寸: demensioning toolbar 6.設(shè)置布線規(guī)則 setup–》design rules 7.設(shè)置層對 setup–》drill pairs

      8.設(shè)置所需過孔的封裝 setup–》padstack–》via

      ? Allegro中設(shè)置工作環(huán)境

      1.設(shè)置繪圖尺寸:Setup→Drawing Size

      2.畫板框:Class: BOARD GEOMETRY Subclass: OUTLINE Add→Line 用 “X 橫坐標(biāo) 縱坐標(biāo)” 的形式來定位畫線 3.畫Route Keepin:Setup→Areas→Route Keepin 用 “X 橫坐標(biāo) 縱坐標(biāo)” 的形式來定位畫線

      4.導(dǎo)角: 導(dǎo)圓角 Edit→ Fillet 目前工藝要求是圓角 或 在右上角空白部分點(diǎn)擊鼠標(biāo)右鍵→選Design Prep→選Draft Fillet小圖標(biāo)

      導(dǎo)斜角Edit→Chamfer 或 在右上角空白部分惦記點(diǎn)擊鼠標(biāo)右鍵→選Design Prep→選Draft Fillet 小圖標(biāo)

      最好在畫板框時(shí)就將角倒好,用絕對坐標(biāo)控制畫板框,ROUTE KEEPIN,ANTIETCH,ANTIETCH可以只畫一層,然后用EDIT/COPY,而后 EDIT/CHANGE編輯至所需層即可.5.標(biāo)注尺寸: 在右上角空白部分惦記點(diǎn)擊鼠標(biāo)右鍵→選Drafting Class: BOARD GEOMETRY Subclass: Dimension

      圓導(dǎo)角要標(biāo)注導(dǎo)角半徑.在右上角點(diǎn)擊右鍵→選Drafting,會出現(xiàn)有關(guān)標(biāo)注的各種小圖標(biāo) Manufacture→Dimension/Draft→Parameters…→進(jìn)入Dimension Text設(shè)置

      在標(biāo)注尺寸時(shí),為了選取兩個(gè)點(diǎn),應(yīng)該將Find中有關(guān)項(xiàng)關(guān)閉,否則測量的 會是選取的線段 注:不能形成封閉尺寸標(biāo)注

      6.加光標(biāo)定位孔:Place→By Symbol→Package,如果兩面都有貼裝器件,則應(yīng)在正反兩面都加光標(biāo)定位孔,在在庫中名字為ID-BOARD.如果是反面則要鏡像.Edit→Mirror

      定位光標(biāo)中心距板邊要大于 8mm.7.添加安裝孔:Place→By Symbol→Package,工藝要求安裝孔為3mm.在庫中名字為HOLE125 8.設(shè)置安裝孔屬性:Tools→PADSTACK→Modify

      若安裝孔為橢圓形狀,因?yàn)樵谟≈瓢逶O(shè)計(jì)時(shí)只有焊盤可以設(shè)成橢圓,而鉆孔只可能設(shè)成圓形,需要另外加標(biāo)注將其擴(kuò)成橢圓,應(yīng)在尺寸標(biāo)注時(shí)標(biāo)出其長與寬.應(yīng)設(shè)成外徑和Drill同大,且Drill 不金屬化

      9.固定安裝孔:Edit→Property→選擇目標(biāo)→選擇屬性Fixed→Apply→OK 10.設(shè)置層數(shù)Setup→Cross-Section…

      11.設(shè)置顯示顏色Display→Colour/Visibility可以把當(dāng)前的顯示存成文件:View→Image Save,以后可以通過View→Image Restore調(diào)入,生成的文件以view為后綴,且此文件應(yīng)該和PCB文件存在同一目錄下。

      12.設(shè)置繪圖參數(shù)Setup→Drawing Options Display中的Thermal Pads和Filled Pads and Cline Endcaps應(yīng)該打開

      13.設(shè)置布線規(guī)則,Allegro 擁有完善的 Constraint 設(shè)定,用戶只須按要求設(shè)定好布線規(guī)則,在布線時(shí)不違反 DRC 就可以達(dá)到布線的設(shè)計(jì)要求,從而節(jié)約了煩瑣的人工檢查時(shí)間,提高了工作效率!更能夠定義最小線寬或線長等參數(shù)以符合當(dāng)今高速電路板布線的種種需求。而這些 規(guī)則數(shù)據(jù)的經(jīng)驗(yàn)值均可重復(fù)使用在相同性質(zhì)的電路板設(shè)計(jì)上。

      Setup→Constraints… Set Standard Values…設(shè)置Line Width ,Default Via Spacing Rules Set→Set Values…設(shè)置Pin to Pin ,Line to Pin,Line to Line等值

      最后,值得強(qiáng)調(diào)的是無論是pads還是allegro,每一類板子的工作環(huán)境都是大致相同,可以設(shè)置一種工作模板,那么以后新項(xiàng)目就不用重新設(shè)置了,都可以重復(fù)使用在相同性質(zhì)的電路板設(shè)計(jì)上,這樣即節(jié)省時(shí)間,又能使自己的工作具有一定的“一致性”,不會每次做的板子都有點(diǎn)不同。

      二:導(dǎo)入網(wǎng)表

      網(wǎng)絡(luò)表(Netlist)是溝通電路原理圖和Layout實(shí)際板子的橋梁網(wǎng)絡(luò)表包含的內(nèi)容有零件Pin的連接線關(guān)系以及零件的包裝等基本信息,通過網(wǎng)絡(luò)表的導(dǎo)入除了可以把一基本信息帶到PCBLayout中,還可以把一些layout時(shí)用到的設(shè)定、約束通過網(wǎng)絡(luò)表帶到PCB設(shè)計(jì)中,使工程師在設(shè)計(jì)電路時(shí)就可以大致了解PCB板子上的布線情況,從而也節(jié)省了Layout工程師的時(shí)間,提高了工作效率!例如:電子工程師可以在原理圖中把一些Power線設(shè)定好最小線寬,這樣用新轉(zhuǎn)法時(shí)就可以直接把設(shè)定帶入Allegro,可以防止Layout工程師疏忽忘了設(shè)定走線沒有達(dá)到要求。

      ? pads中導(dǎo)入網(wǎng)表

      pads中導(dǎo)入網(wǎng)表相對比較簡單

      在logic中點(diǎn)擊tool–》pads layout出現(xiàn)以下對話框

      第三篇:PCB布線的前期工作總結(jié)

      PCB布線的前期工作總結(jié)-超實(shí)用

      PCB布線無疑是整個(gè)PCB設(shè)計(jì)中耗時(shí)最長的,但是除了布線之外的其他工作也相當(dāng)重要,因?yàn)檫@些看似簡單的工作卻有規(guī)律可循,而且如果你適當(dāng)?shù)淖隽诉@些工作,那么對于整個(gè)設(shè)計(jì)工作來說可以說是事半功倍!一:設(shè)置PCB工作環(huán)境

      ? pads中設(shè)置工作環(huán)境

      1.設(shè)置繪圖單位基準(zhǔn) tool–》option–》design units 2.畫板框 drafting toolbar–》board outline and cutout 或者直接導(dǎo)入結(jié)構(gòu)提供的emn文件,file–》import 3.導(dǎo)入結(jié)構(gòu)圖紙,設(shè)置禁布器件區(qū)或者禁止布線區(qū) 4.設(shè)置層數(shù) setup–》layer definition 5.標(biāo)注尺寸: demensioning toolbar 6.設(shè)置布線規(guī)則 setup–》design rules 7.設(shè)置層對 setup–》drill pairs 8.設(shè)置所需過孔的封裝 setup–》padstack–》via ? Allegro中設(shè)置工作環(huán)境

      1.設(shè)置繪圖尺寸:Setup→Drawing Size 2.畫板框:Class: BOARD GEOMETRY Subclass: OUTLINE Add→Line 用 “X 橫坐標(biāo) 縱坐標(biāo)” 的形式來定位畫線 3.畫Route Keepin:Setup→Areas→Route Keepin 用 “X 橫坐標(biāo) 縱坐標(biāo)” 的形式來定位畫線

      4.導(dǎo)角: 導(dǎo)圓角 Edit→ Fillet 目前工藝要求是圓角 或 在右上角空白部分點(diǎn)擊鼠標(biāo)右鍵→選Design Prep→選Draft Fillet小圖標(biāo)

      導(dǎo)斜角Edit→Chamfer 或 在右上角空白部分惦記點(diǎn)擊鼠標(biāo)右鍵→選Design Prep→選Draft Fillet 小圖標(biāo)

      最好在畫板框時(shí)就將角倒好,用絕對坐標(biāo)控制畫板框,ROUTE KEEPIN,ANTIETCH,ANTIETCH可以只畫一層,然后用EDIT/COPY,而后 EDIT/CHANGE編輯至所需層即可.5.標(biāo)注尺寸: 在右上角空白部分惦記點(diǎn)擊鼠標(biāo)右鍵→選Drafting Class: BOARD GEOMETRY Subclass: Dimension 圓導(dǎo)角要標(biāo)注導(dǎo)角半徑.在右上角點(diǎn)擊右鍵→選Drafting,會出現(xiàn)有關(guān)標(biāo)注的各種小圖標(biāo)

      Manufacture→Dimension/Draft→Parameters?→進(jìn)入Dimension Text設(shè)置 在標(biāo)注尺寸時(shí),為了選取兩個(gè)點(diǎn),應(yīng)該將Find中有關(guān)項(xiàng)關(guān)閉,否則測量的 會是選取的線段

      注:不能形成封閉尺寸標(biāo)注

      6.加光標(biāo)定位孔:Place→By Symbol→Package,如果兩面都有貼裝器件,則應(yīng)在正反兩面都加光標(biāo)定位孔,在在庫中名字為ID-BOARD.如果是反面則要鏡像.Edit→Mirror 定位光標(biāo)中心距板邊要大于 8mm.7.添加安裝孔:Place→By Symbol→Package,工藝要求安裝孔為3mm.在庫中名字為HOLE125 8.設(shè)置安裝孔屬性:Tools→PADSTACK→Modify 若安裝孔為橢圓形狀,因?yàn)樵谟≈瓢逶O(shè)計(jì)時(shí)只有焊盤可以設(shè)成橢圓,而鉆孔只可能設(shè)成圓形,需要另外加標(biāo)注將其擴(kuò)成橢圓,應(yīng)在尺寸標(biāo)注時(shí)標(biāo)出其長與寬.應(yīng)設(shè)成外徑和Drill同大,且Drill 不金屬化

      9.固定安裝孔:Edit→Property→選擇目標(biāo)→選擇屬性Fixed→Apply→OK 10.設(shè)置層數(shù)Setup→Cross-Section?

      11.設(shè)置顯示顏色Display→Colour/Visibility可以把當(dāng)前的顯示存成文件:View→Image Save,以后可以通過View→Image Restore調(diào)入,生成的文件以view為后綴,且此文件應(yīng)該和PCB文件存在同一目錄下。12.設(shè)置繪圖參數(shù)Setup→Drawing Options Display中的Thermal Pads和Filled Pads and Cline Endcaps應(yīng)該打開

      13.設(shè)置布線規(guī)則,Allegro 擁有完善的 Constraint 設(shè)定,用戶只須按要求設(shè)定好布線規(guī)則,在布線時(shí)不違反 DRC 就可以達(dá)到布線的設(shè)計(jì)要求,從而節(jié)約了煩瑣的人工檢查時(shí)間,提高了工作效率!更能夠定義最小線寬或線長等參數(shù)以符合當(dāng)今高速電路板布線的種種需求。而這些 規(guī)則數(shù)據(jù)的經(jīng)驗(yàn)值均可重復(fù)使用在相同性質(zhì)的電路板設(shè)計(jì)上。

      Setup→Constraints? Set Standard Values?設(shè)置Line Width ,Default Via Spacing Rules Set→Set Values?設(shè)置Pin to Pin ,Line to Pin,Line to Line等值

      最后,值得強(qiáng)調(diào)的是無論是pads還是allegro,每一類板子的工作環(huán)境都是大致相同,可以設(shè)置一種工作模板,那么以后新項(xiàng)目就不用重新設(shè)置了,都可以重復(fù)使用在相同性質(zhì)的電路板設(shè)計(jì)上,這樣即節(jié)省時(shí)間,又能使自己的工作具有一定的“一致性”,不會每次做的板子都有點(diǎn)不同。二:導(dǎo)入網(wǎng)表

      網(wǎng)絡(luò)表(Netlist)是溝通電路原理圖和Layout實(shí)際板子的橋梁網(wǎng)絡(luò)表包含的內(nèi)容有零件Pin的連接線關(guān)系以及零件的包裝等基本信息,通過網(wǎng)絡(luò)表的導(dǎo)入除了可以把一基本信息帶到PCBLayout中,還可以把一些layout時(shí)用到的設(shè)定、約束通過網(wǎng)絡(luò)表帶到PCB設(shè)計(jì)中,使工程師在設(shè)計(jì)電路時(shí)就可以大致了解PCB板子上的布線情況,從而也節(jié)省了Layout工程師的時(shí)間,提高了工作效率!例如:電子工程師可以在原理圖中把一些Power線設(shè)定好最小線寬,這樣用新轉(zhuǎn)法時(shí)就可以直接把設(shè)定帶入Allegro,可以防止Layout工程師疏忽忘了設(shè)定走線沒有達(dá)到要求。

      ? pads中導(dǎo)入網(wǎng)表

      pads中導(dǎo)入網(wǎng)表相對比較簡單

      在logic中點(diǎn)擊tool–》pads layout出現(xiàn)以下對話框:

      然后點(diǎn)擊send netlist即可 下面我說一下幾點(diǎn)要注意的地方:

      (1)如果導(dǎo)入出現(xiàn)元件丟失,或者需要檢查是否導(dǎo)入成功,那么可以用上面對話框中的Compare PCB來查看,點(diǎn)擊后會出現(xiàn)一個(gè)記事本,在此記事本中查看PART DIFFERENCES 和 NET DIFFERENCES 有無異常,根據(jù)提示,一般就能發(fā)現(xiàn)原因。

      (2)假如建part type時(shí)將器件設(shè)置為不是eco registered part,那么此器件如果在原理圖中被調(diào)用,那么在layout中導(dǎo)入網(wǎng)表,是不會出現(xiàn)的,即便是所有庫的屬性都存在,也是不行的。解決辦法是將eco registered part屬性勾選,如下圖:

      (3)有的設(shè)計(jì)者如果在改板時(shí),用eco to pcb完成網(wǎng)表導(dǎo)入,如果沒有勾選compre pcb decal assignment(如下圖),那么如果你在原理圖中更改了某個(gè)part type的pcb decal,那么此pcb decal不會根據(jù)你的意愿在pcb中被替換的,結(jié)果是失??!解決方法就是將此處勾選!

      (4)有的pcb庫如果是在max layer模式下建立的,那么導(dǎo)入網(wǎng)表時(shí),要將pcblayout中的層設(shè)置為max layer,才能導(dǎo)入

      ? Allegro中導(dǎo)入網(wǎng)表

      具體的操作步驟我就不詳細(xì)說了,用下面一張圖一帶而過

      下面我說一下幾點(diǎn)要注意的地方:

      (1)元器件的封裝要在原理圖中適當(dāng)?shù)闹付?,指定時(shí)不要填寫后綴名,如R0402不要填寫R0402.dra否則會導(dǎo)入網(wǎng)表不成功(2)在原理圖中建庫時(shí),同一Part中的 pin Name和Number是不能重復(fù)的,只有當(dāng)Pin Type為Power是Pin Name才允許相同,否則會報(bào)錯(cuò)

      (3)在allegro中要指定好庫的位置,具體位置在setup–》user preferences–》design path下的pad path 和psm path(4)有些字符在導(dǎo)入網(wǎng)絡(luò)表時(shí)是不允許的,例如: ‘!

      (5)導(dǎo)入網(wǎng)表如果不成功,應(yīng)用File/Viewlog 查看原因,根據(jù)提示要求電路設(shè)計(jì)者修改原理圖或自己在元器件庫中加新器件

      第四篇:PCB圖布線的經(jīng)驗(yàn)總結(jié)

      PCB圖布線的經(jīng)驗(yàn)總結(jié)

      1.組件布置

      組件布置合理是設(shè)計(jì)出優(yōu)質(zhì)的PCB圖的基本前提。關(guān)于組件布置的要求主要有安裝、受力、受熱、信號、美觀六方面的要求。1.1.安裝

      指在具體的應(yīng)用場合下,為了將電路板順利安裝進(jìn)機(jī)箱、外殼、插槽,不致發(fā)生空間干涉、短路等事故,并使指定接插件處于機(jī)箱或外殼上的指定位置而提出的一系列基本要求。這里不再贅述。1.2.受力

      電路板應(yīng)能承受安裝和工作中所受的各種外力和震動。為此電路板應(yīng)具有合理的形狀,板上的各種孔(螺釘孔、異型孔)的位置要合理安排。一般孔與板邊距離至少要大于孔的直徑。同時(shí)還要注意異型孔造成的板的最薄弱截面也應(yīng)具有足夠的抗彎強(qiáng)度。板上直接“伸”出設(shè)備外殼的接插件尤其要合理固定,保證長期使用的可靠性。1.3.受熱

      對于大功率的、發(fā)熱嚴(yán)重的器件,除保證散熱條件外,還要注意放置在適當(dāng)?shù)奈恢?。尤其在精密的模擬系統(tǒng)中,要格外注意這些器件產(chǎn)生的溫度場對脆弱的前級放大電路的不利影響。一般功率非常大的部分應(yīng)單獨(dú)做成一個(gè)模塊,并與信號處理電路間采取一定的熱隔離措施。

      1.4.信號

      信號的干擾PCB版圖設(shè)計(jì)中所要考慮的最重要的因素。幾個(gè)最基本的方面是:弱信號電路與強(qiáng)信號電路分開甚至隔離;交流部分與直流部分分開;高頻部分與低頻部分分開;注意信號線的走向;地線的布置;適當(dāng)?shù)钠帘?、濾波等措施。這些都是大量的論著反復(fù)強(qiáng)調(diào)過的,這里不再重復(fù)。1.5.美觀

      不僅要考慮組件放置的整齊有序,更要考慮走線的優(yōu)美流暢。由于一般外行人有時(shí)更強(qiáng)調(diào)前者,以此來片面評價(jià)電路設(shè)計(jì)的優(yōu)劣,為了產(chǎn)品的形象,在性能要求不苛刻時(shí)要優(yōu)先考慮前者。但是,在高性能的場合,如果不得不采用雙面板,而且電路板也封裝在里面,平時(shí)看不見,就應(yīng)該優(yōu)先強(qiáng)調(diào)走線的美觀。下一小節(jié)將會具體討論布線的“美學(xué)”。

      2.布線原則

      下面詳細(xì)介紹一些文獻(xiàn)中不常見的抗干擾措施??紤]到實(shí)際應(yīng)用中,尤其是產(chǎn)品試制中,仍大量采用雙面板,以下內(nèi)容主要針對雙面板。2.1.布線“美學(xué)” 轉(zhuǎn)彎時(shí)要避免直角,盡量用斜線或圓弧過渡。

      走線要整齊有序,分門別類集中排列,不僅可以避免不同性質(zhì)信號的相互干擾,也便于檢查和修改。對于數(shù)字系統(tǒng),同一陣營的信號線(如數(shù)據(jù)線、地址線)之間不必?fù)?dān)心干擾的問題,但類似讀、寫、時(shí)鐘這樣的控制性信號,就應(yīng)該獨(dú)來獨(dú)往,最好用地線保護(hù)起來。

      大面積鋪地(下面會進(jìn)一步論述)時(shí),地線(其實(shí)應(yīng)該是地“面”)與信號線間盡量保持合理的相等距離,在防止短路、漏電的前提下盡量靠近。

      對于弱電系統(tǒng),地線與電源線要盡量靠近。

      使用表貼組件的系統(tǒng),信號線盡量全走正面。2.2.地線布置

      文獻(xiàn)中對地線的重要性及布置原則有很多論述,但關(guān)于實(shí)際PCB中的地線排布仍然缺乏詳細(xì)準(zhǔn)確的介紹。我的經(jīng)驗(yàn)是,為了提高系統(tǒng)的可靠性(而不只是做出一個(gè)實(shí)驗(yàn)樣機(jī)),對地線無論怎樣強(qiáng)調(diào)都不為過,尤其是在微弱信號處理中。為此,必須不遺余力地貫徹“大面積鋪地”的原則。

      鋪地時(shí),一般必須是網(wǎng)格狀地,除非那些被其它線路分割出來的零星地盤。網(wǎng)格狀地的受熱性能和高頻導(dǎo)電性能都要大大優(yōu)于整塊的地線。在雙面板布線中,有時(shí)為了走信號線,不得不將地線分割開,這對于保持足夠低的地電阻是極為不利的。為此,必須采用一系列的“小聰明”手段來保證地電流的“通暢”。這些技巧包括:

      大量使用表面貼裝組件,省去焊孔所占用的“本來”應(yīng)屬于地線的空間。

      充分利用正面空間:在大量使用表面貼裝組件的場合下,設(shè)法使信號線盡量走頂層,將底層“無私”地讓給地線,這其中又涉及到無數(shù)細(xì)碎的小竅門,本人拙作《PCB技巧之一:交換管腳》中就有一招,還有很多類似的法術(shù),以后會陸續(xù)寫出。

      合理安排信號線,將板上的重要地帶,尤其是“腹地”(這里關(guān)系到整個(gè)板地線的溝通)“讓”給地線,只要精心設(shè)計(jì),這一點(diǎn)還是能做到的。

      正面與反面的配合:有時(shí)在板的某一面,地線實(shí)在是“走投無路”了,這時(shí)可設(shè)法使兩面的布線相互協(xié)調(diào),“此處不留爺,自有留爺處”,在反面的相對應(yīng)位置空出一塊足夠的地盤鋪設(shè)地線,再通過數(shù)量足夠、位置合理的過孔(考慮到過孔有較大的電阻),通過這?quot;橋梁“將被橫行而過的信號線強(qiáng)行分割卻又戀戀不舍、盼望統(tǒng)一的兩岸連成一個(gè)導(dǎo)電性能足夠的整體。

      狗急跳墻的著數(shù):實(shí)在滕不出地方而又不甘心龐大的地線被區(qū)區(qū)一根信號線攔腰切斷時(shí),就讓這個(gè)信號委屈一點(diǎn),走跨接線吧。有時(shí),我不甘心僅僅拉一根光禿禿的導(dǎo)線,這個(gè)信號恰好又要經(jīng)過一個(gè)電阻或其它”長腳“的器件,我就可以名正言順的延長這個(gè)器件的管腳,使之兼任跨接線的職務(wù),既通過了信號,又避免了跨接線這個(gè)不體面的稱呼:-(當(dāng)然,在大多數(shù)情況下,我總可以讓這樣的信號從合適的地方通過而避免與地線的交叉,唯一需要的是觀察力和想象力。

      起碼的原則:地電流的路徑要合理,大電流與微弱的信號電流決不能并肩前進(jìn)。有時(shí),選擇合理的路徑,一個(gè)排的地線抵得上不合理配置的一個(gè)集團(tuán)軍。

      最后,順便說明一點(diǎn),有一句名言:”你可以相信你的母親,但永遠(yuǎn)不要相信你的地“。在極微弱信號處理的場合(微伏以下),即使不擇手段保證了地電位的一致,電路上關(guān)鍵點(diǎn)的地電位差別仍然要超過被處理信號的幅度,至少是同一量級,即使靜態(tài)電位合適了,瞬時(shí)的電位差仍然可能很大。對于這樣的場合,首先要在原理上使電路的工作盡可能的不依賴于地電位。2.3.電源線布置與電源濾波

      一般的文獻(xiàn)都認(rèn)為電源線應(yīng)盡可能粗,對此我不敢完全茍同。只有在大功率(1秒內(nèi)平均電源電流可能達(dá)到1A)的場合,才必須保證足夠的電源線寬度(我的經(jīng)驗(yàn),每1A電流對應(yīng)50mil能夠滿足大多數(shù)場合的需求)。如果只為了防止信號的竄擾的話,電源線的寬度不是關(guān)鍵。甚至,有時(shí)細(xì)一些的電源線更有利!電源的質(zhì)量一般主要不在于其絕對值,而在于電源的波動和迭加的干擾。解決電源干擾的關(guān)鍵在于濾波電容!如果你的應(yīng)用場合對電源質(zhì)量的確有苛刻的要求,就不要吝嗇濾波電容的錢!使用濾波電容時(shí)要注意以下幾條:

      整個(gè)電路的電源輸入端應(yīng)該有”總“的濾波措施,而且各種類型的電容要互相搭配,”一樣都不能少“,至少不會壞事的J對于數(shù)字系統(tǒng)至少要有100uF電解+10uF片鉭+0.1uF貼片+1nF貼片。較高頻(100kHz)100uF電解+10uF片鉭+0.47uF貼片+0.1uF貼片。交流模擬系統(tǒng):對于直流及低頻模擬系統(tǒng):1000uF|1000uF電解+10uF片鉭+1uF貼片+0.1uF貼片。

      每個(gè)重要芯片身邊都應(yīng)該有”一套"濾波電容。對于數(shù)字系統(tǒng),一個(gè)0.1uF貼片一般就夠了,重要的或工作電流較大的芯片還應(yīng)并上一個(gè)10uF片鉭或1uF貼片,工作頻率最高的芯片(CPU、晶振)還要并10nF|470pF或一個(gè)1nF。該電容應(yīng)盡可能接近芯片的電源管腳并盡可能直接連接,越小的應(yīng)越靠近。

      對于芯片濾波電容,以內(nèi)(濾波電容至芯片電源管腳)的一段應(yīng)盡可能粗,如能采用多根細(xì)線并排就更好。有了濾波電容提供低(交流)阻抗電壓源并抑制交流耦合干擾,電容管腳以外(指從總電源至濾波電容的一段)的電源線就不那幺重要了,線寬不必太粗,至少不必為此占用大量的板面積。某些模擬系統(tǒng)中還要求電源輸入采用RC濾波網(wǎng)絡(luò)以進(jìn)一步抑制干擾,而較細(xì)的電源線有時(shí)恰好就兼具RC濾波器中電阻的作用,反而有利。

      對于工作溫度變化范圍較大的系統(tǒng),要注意鋁電解電容在低溫下性能會降低甚至喪失濾波作用,此時(shí)要用適當(dāng)?shù)你g電容代替之。例如,用100uF鉭|1000uF鋁代替470uF鋁,或用22uF片鉭代100uF鋁。

      注意鋁電解電容不要離大功率發(fā)熱器件太近。

      PCB設(shè)計(jì)過程中的注意事項(xiàng)

      PCB設(shè)計(jì)過程中的注意事項(xiàng):

      1、電源線最好要比其它的走線粗很多,因?yàn)閷?dǎo)線粗會使得導(dǎo)線上的電阻變小,這樣電源的功率在導(dǎo)線上的消耗就會變小,減少了功率的浪費(fèi);

      2、當(dāng)走線在轉(zhuǎn)彎處應(yīng)該有一個(gè)過渡,最好是45或者135度角過渡,而不應(yīng)該采用直角轉(zhuǎn)彎,因?yàn)檫@樣會減少信號受到干擾;

      3、電源電路部分最好放在板子的邊緣部分,因?yàn)殡娫磿a(chǎn)生熱量,這樣可以避免電源部分對其它各部分電路造成干擾;

      4、數(shù)字電路與模擬電路部分要分開,這樣可以避免相互之間的干擾;

      5、高頻部分要與低頻部分嚴(yán)格分開,這樣可以避免低頻信號對高頻部分產(chǎn)生干擾;

      6、有高頻的地方,對這部分要單獨(dú)敷銅,其它部分可以一起敷銅,這樣可以避免其它部分對高頻部分產(chǎn)生影響,進(jìn)而減少干擾;

      7、有對稱的電路,盡量布置在一起,這樣既方便了走線,也會給人以美觀的感覺;

      8、盡量使走線能夠平行,這樣會減少信號間的相互干擾,也會使布線變的容易,還會使效果更加美觀;

      9、走線的時(shí)候,盡量先別連地線,因?yàn)榈氐木W(wǎng)絡(luò)線一般情況下很多,先連起來以后可能會

      使其它走線變得不容易;

      10、盡量在布線的時(shí)候,在板子上面多加一些地的過孔,這樣會使得地的網(wǎng)絡(luò)能夠自動的連接在一起;

      11、每一塊電路部分要使得元器件放置在一起,這樣的話,走線也會很容易;

      12、元件的封裝大小一定要按照合理的參數(shù)進(jìn)行設(shè)置。PCB設(shè)計(jì)過程中容易犯的錯(cuò)誤和解決的方法:

      1、電源部分放置的位置不合理,使其它電路部分的信號受到的干擾大,影響電路的正常工作。重新合理的把電源部分進(jìn)行布置,最好放置在板子的最邊緣地方,并且把容易受到干擾的部分遠(yuǎn)離電源部分;

      2、每個(gè)獨(dú)立電路部分的元器件放置不合理或者沒有放置在一起,給布線帶來了很大的麻煩,增加了布線的工作量。重新合理的分配放置、布置,這樣既減少了工作量,也降低了因連線不合理造成的電路的干擾;

      3、高頻和低頻部分沒有分開敷銅,使得高頻信號在接收時(shí)非常容易的受到低頻部分的干擾。重新合理的把高頻的地與低頻部分的地分開敷銅,以減少低頻信號對高頻信號的干擾;

      4、元件的封裝大小與實(shí)物的封裝不匹配,所以在設(shè)計(jì)時(shí)一定要合理的選擇參數(shù),如果需要自己設(shè)計(jì)的話,在測量實(shí)物的時(shí)候,務(wù)必使測量的參數(shù)精確度很高,這樣可以避免參數(shù)不匹配的錯(cuò)誤;

      5、由于元件任意放置,導(dǎo)致很不容易走線。所以,在放置元件時(shí),一定要對照原理圖中各個(gè)元件所在的位置,合理的分配,同時(shí)要兼顧走線是否合理、是否美觀等等。

      PCB布線要橫平豎直?

      提起PCB布線,許多工程技術(shù)人員都知道一個(gè)傳統(tǒng)的經(jīng)驗(yàn):正面橫向走線、反面縱向走線,橫平豎直,既美觀又短捷;還有個(gè)傳統(tǒng)經(jīng)驗(yàn)是:只要空間允許,走線越粗越好??梢悦鞔_地說,這些經(jīng)驗(yàn)在注重EMC的今天已經(jīng)過時(shí)。

      要使單片機(jī)系統(tǒng)有良好的EMC性能,PCB設(shè)計(jì)十分關(guān)鍵。一個(gè)具有良好的EMC性能的PCB,必須按高頻電路來設(shè)計(jì)——這是反傳統(tǒng)的。單片機(jī)系統(tǒng)按高頻電路來設(shè)計(jì)PCB的理由在于:盡管單片機(jī)系統(tǒng)大部分電路的工作頻率并不高,但是EMI的頻率是高的,EMC測試的模擬干擾頻率也是高的[5]。要有效抑制EMI,順利通過EMC測試,PCB的設(shè)計(jì)必須考慮高頻電路的特點(diǎn)。PCB按高頻電路設(shè)計(jì)的要點(diǎn)是:

      (1)要有良好的地線層。良好的地線層處處等電位,不會產(chǎn)生共模電阻偶合,也不會經(jīng)地線形成環(huán)流產(chǎn)生天線效應(yīng);良好的地線層能使EMI以最短的路徑進(jìn)入地線而消失。建立良好的地線層最好的方法是采用多層板,一層專門用作線地層;如果只能用雙面板,應(yīng)當(dāng)盡量從正面走線,反面用作地線層,不得已才從反面過線。

      (2)保持足夠的距離。對于可能出現(xiàn)有害耦合或幅射的兩根線或兩組或要保持足夠的距離,如濾波器的輸入與輸出、光偶的輸入與輸出、交流電源線與弱信號線等。(3)長線加低通濾波器。走線盡量短捷,不得已走的長線應(yīng)當(dāng)在合理的位置插入C、RC或LC低通濾波器。

      (4)除了地線,能用細(xì)線的不要用粗線。因?yàn)镻CB上的每一根走線既是有用信號的載體,又是接收幅射干擾的干線,走線越長、越粗,天線效應(yīng)越強(qiáng)。

      元件排列規(guī)則

      1).在通常條件下,所有的元件均應(yīng)布置在印制電路的同一面上,只有在頂層元件過密時(shí),才能將一些高度有限并且發(fā)熱量小的器件,如貼片電阻、貼片電容、貼IC等放在底層。

      2).在保證電氣性能的前提下,元件應(yīng)放置在柵格上且相互平行或垂直排列,以求整齊、美觀,一般情況下不允許元件重疊;元件排列要緊湊,輸入和輸出元件盡量遠(yuǎn)離。

      3).某元器件或?qū)Ь€之間可能存在較高的電位差,應(yīng)加大它們的距離,以免因放電、擊穿而引起意外短路。

      4).帶高電壓的元件應(yīng)盡量布置在調(diào)試時(shí)手不易觸及的地方。

      5).位于板邊緣的元件,離板邊緣至少有2個(gè)板厚的距離

      6).元件在整個(gè)板面上應(yīng)分布均勻、疏密一致。

      2.按照信號走向布局原則

      1).通常按照信號的流程逐個(gè)安排各個(gè)功能電路單元的位置,以每個(gè)功能電路的核心元件為中心,圍繞它進(jìn)行布局。

      2).元件的布局應(yīng)便于信號流通,使信號盡可能保持一致的方向。多數(shù)情況下,信號的流向安排為從左到右或從上到下,與輸入、輸出端直接相連的元件應(yīng)當(dāng)放在靠近輸入、輸出接插件或連接器的地方。

      3.防止電磁干擾

      1).對輻射電磁場較強(qiáng)的元件,以及對電磁感應(yīng)較靈敏的元件,應(yīng)加大它們相互之間的距離或加以屏蔽,元件放置的方向應(yīng)與相鄰的印制導(dǎo)線交叉。2).盡量避免高低電壓器件相互混雜、強(qiáng)弱信號的器件交錯(cuò)在一起。

      3).對于會產(chǎn)生磁場的元件,如變壓器、揚(yáng)聲器、電感等,布局時(shí)應(yīng)注意減少磁力線對印制導(dǎo)線的切割,相鄰元件磁場方向應(yīng)相互垂直,減少彼此之間的耦合。

      4).對干擾源進(jìn)行屏蔽,屏蔽罩應(yīng)有良好的接地。

      5).在高頻工作的電路,要考慮元件之間的分布參數(shù)的影響。

      4.抑制熱干擾

      1).對于發(fā)熱元件,應(yīng)優(yōu)先安排在利于散熱的位置,必要時(shí)可以單獨(dú)設(shè)置散熱器或小風(fēng)扇,以降低溫度,減少對鄰近元件的影響。

      2).一些功耗大的集成塊、大或中功率管、電阻等元件,要布置在容易散熱的地方,并與其它元件隔開一定距離。

      3).熱敏元件應(yīng)緊貼被測元件并遠(yuǎn)離高溫區(qū)域,以免受到其它發(fā)熱功當(dāng)量元件影響,引起誤動作。

      4).雙面放置元件時(shí),底層一般不放置發(fā)熱元件。

      5.可調(diào)元件的布局

      對于電位器、可變電容器、可調(diào)電感線圈或微動開關(guān)等可調(diào)元件的布局應(yīng)考慮整機(jī)的結(jié)構(gòu)要求,若是機(jī)外調(diào)節(jié),其位置要與調(diào)節(jié)旋鈕在機(jī)箱面板上的位置相適應(yīng);若是機(jī)內(nèi)調(diào)節(jié),則應(yīng)放置在印制電路板于調(diào)節(jié)的地方。

      印刷電路板的設(shè)計(jì)

      SMT線路板是表面貼裝設(shè)計(jì)中不可缺少的組成之一。SMT線路板是電子產(chǎn)品中電路元件與器件的支撐件,它實(shí)現(xiàn)了電路元件和器件之間的電氣連接。隨著電子技術(shù)發(fā)展,pcb板的體積越來越小,密度也越來越高,并且PCB板層不斷地增加,因此,要求PCB在整體布局、抗干擾能力、工藝上和可制造性上要求越來越高。

      印刷電路板設(shè)計(jì)的主要步驟;

      ..1:繪制原理圖。

      ..2:元件庫的創(chuàng)建。

      ..3:建立原理圖與印制板上元件的網(wǎng)絡(luò)連接關(guān)系。..4:布線和布局。

      ..5:創(chuàng)建印制板生產(chǎn)使用數(shù)據(jù)和貼裝生產(chǎn)使用數(shù)據(jù)。

      ..PCB上的元件位置和外形確定后,再考慮PCB的布線。

      ..有了元件的位置,根據(jù)元件位置進(jìn)行布線,印制板上的走線盡可能短是一個(gè)原則。走線短,占用通道和面積都小,這樣直通率會高一些。在PCB板上的輸入端和輸出端的導(dǎo)線應(yīng)盡量避開相鄰平行,最好在二線間放有地線。以免發(fā)生電路反饋藕合。印制板如果為多層板,每個(gè)層的信號線走線方向與相鄰板層的走線方向要不同。對于一些重要的信號線應(yīng)和線路設(shè)計(jì)人員達(dá)成一致意見,特別差分信號線,應(yīng)該成對地走線,盡力使它們平行、靠近一些,并且長短相差不大。PCB板上所有元件盡量減少和縮短元器件之間的引線和連接,PCB板中的導(dǎo)線最小寬度主要由導(dǎo)線與絕緣層基板間的粘附強(qiáng)度和流過它們的電流值決定。當(dāng)銅箔厚度為0.05mm,寬度為1-1.5mm時(shí),通過2A的電流,溫度不會高于3度。導(dǎo)線寬度1.5mm時(shí)可滿足要求,對于集成電路,尤其是數(shù)字電路,通常選用0.02-0.03mm。當(dāng)然,只要允許,我們盡可能的用寬線,特別是PCB板上的電源線和地線,導(dǎo)線的最小間距主要是由最不壞情況下的線間絕緣電阻和擊穿電壓決定。對于一些集成電路(IC)以工藝角度考慮可使間距小于5-8mm。印制導(dǎo)線的彎曲處一般用圓弧最小,避免使用小于90度彎的走線。而直角和夾角在高頻電路中會影響電性能,總之,印制板的布線要均勻,疏密適當(dāng),一致性好。電路中盡量避開使用大面積銅箔,否則,在使用過程中時(shí)間過長產(chǎn)生熱量時(shí),易發(fā)生銅箔膨脹和脫落現(xiàn)象,如必須使用大面積銅箔時(shí),可采用柵格狀導(dǎo)線。導(dǎo)線的端口則是焊盤。焊盤中心孔要比器件引線直徑大一些。焊盤太大在焊接中易形成虛焊,焊盤外徑D一般不小于(d+1.2)mm,其中d為孔徑,對于一些密度比較大的元件的焊盤最小直徑可取(d+1.0)mm,焊盤設(shè)計(jì)完成后,要在印制板的焊盤周圍畫上器件的外形框,同時(shí)標(biāo)注文字和字符。一般文字或外框的高度應(yīng)該在0.9mm左右,線寬應(yīng)該在0.2mm左右。并且標(biāo)注文字和字符等線不要壓在焊盤上。如果為雙層板,則底層字符應(yīng)該鏡像標(biāo)注。

      ..二、為了使所設(shè)計(jì)的產(chǎn)品更好有效地工作,PCB在設(shè)計(jì)中不得不考慮它的抗干擾能力,并且與具體的電路有著密切的關(guān)系。

      ..線路板中的電源線、地線等設(shè)計(jì)尤為重要,根據(jù)不同的電路板流過電流的大小,盡量加大電源線的寬度,從而來減小環(huán)路電阻,同時(shí)電源線與地線走向以及數(shù)據(jù)傳送方向保持一致。有助于電路的抗噪聲能力的增強(qiáng)。PCB上即有邏輯電路又有線性電路,使它們盡量分開,低頻電路可采用單點(diǎn)并聯(lián)接地,實(shí)際布線可把部分串聯(lián)后再并聯(lián)接地,高頻電路采用多點(diǎn)串連接地。地線應(yīng)短而粗,對于高頻元件周圍可采用柵格大面積地箔,地線應(yīng)盡量加粗,如果地線很細(xì)的導(dǎo)線,接地電位隨電流的變化,使抗噪性能降低。因此應(yīng)加粗接地線,使其能達(dá)到三位于電路板上的允許電流。如果設(shè)計(jì)上允許可以使接地線在2-3mm以上的直徑寬度,在數(shù)字電路中,其接地線路布成環(huán)路大多能提高抗噪聲能力。PCB的設(shè)計(jì)中一般常規(guī)在印制板的關(guān)鍵部位配置適當(dāng)?shù)耐伺弘娙?。在電源入端跨線接10-100uF的電解電容,一般在20-30管腳的附近,都應(yīng)布置一個(gè)0.01PF的瓷片電容,一般在20-30管腳的集成電路芯片的電源管腳附近,都應(yīng)布置一個(gè)0.01PF的磁片電容,對于較大的芯片,電源引腳會有幾個(gè),最好在它們附近都加一個(gè)退藕電容,超過200腳的芯片,則在它四邊上都加上至少二個(gè)退藕電容。如果空隙不足,也可4-8個(gè)芯片布置一個(gè)1-10PF鉭電容,對于抗干擾能力弱、關(guān)斷電源變化大的元件應(yīng)在該元件的電源線和地線之間直接接入退藕電容,以上無論那種接入電容的引線不易過長。

      ..三、線路板的元件和線路設(shè)計(jì)完成后,接上來要考慮它的工藝設(shè)計(jì),目的將各種不良因素消滅在生產(chǎn)開始之前,同時(shí)又要兼顧線路板的可制造性,以便生產(chǎn)出優(yōu)質(zhì)的產(chǎn)品和批量進(jìn)行生產(chǎn)。

      ..前面在說元件得定位及布線時(shí)已經(jīng)把線路板的工藝方面涉及到一些。線路板的工藝設(shè)計(jì)主要是把我們設(shè)計(jì)出的線路板與元件通過SMT生產(chǎn)線有機(jī)的組裝在一起,從而實(shí)現(xiàn)良好電氣連接達(dá)到我們設(shè)計(jì)產(chǎn)品的位置布局。焊盤設(shè)計(jì),布線以抗干擾性等還要考慮我們設(shè)計(jì)出的板子是不是便于生產(chǎn),能不能用現(xiàn)代組裝技術(shù)-SMT技術(shù)進(jìn)行組裝,同時(shí)要在生產(chǎn)中達(dá)到不讓產(chǎn)生不良品的條件產(chǎn)生設(shè)計(jì)高度。具體有以下幾個(gè)方面:

      ..1:不同的SMT生產(chǎn)線有各自不同的生產(chǎn)條件,但就PCB的大小,pcb的單板尺寸不小于200*150mm。如果長邊過小可以采用拼版,同時(shí)長與寬之比為3:2或4:3電路板面尺寸大于200×150mm時(shí),應(yīng)考慮電路板所受的機(jī)械強(qiáng)度。

      ..2:當(dāng)電路板尺寸過小,對于SMT整線生產(chǎn)工藝很難,更不易于批量生產(chǎn),最好方法采用拼板形式,就是根據(jù)單板尺寸,把2塊、4塊、6塊等單板組合到一起,構(gòu)成一個(gè)適合批量生產(chǎn)的整板,整板尺寸要適合可貼范圍大小。

      ..3:為了適應(yīng)生產(chǎn)線的貼裝,單板要留有3-5mm的范圍不放任何元件,拼板留有3-8mm的工藝邊,工藝邊與PCB的連接有三種形式:A無搭邊,有分離槽,B有搭邊,又有分離槽,C有搭邊,無分離槽。設(shè)有沖裁用工藝搭國。根據(jù)PCB板的外形,有途等適用不同的拼板形式。對PCB的工藝邊根據(jù)不同機(jī)型的定位方式不同,有的要在工藝邊上設(shè)有定位孔,孔的直徑在4-5厘米,相對比而言,要比邊定位精度高,因此有定位孔定位的機(jī)型在進(jìn)行PCB加工時(shí),要設(shè)有定位孔,并且孔設(shè)計(jì)的要標(biāo)準(zhǔn),以免給生產(chǎn)帶來不便。

      ..4:為了更好的定位和實(shí)現(xiàn)更高的貼裝精度,要為PCB設(shè)上基準(zhǔn)點(diǎn),有無基準(zhǔn)點(diǎn)和設(shè)的好與壞直接影響到SMT生產(chǎn)線的批量生產(chǎn)?;鶞?zhǔn)點(diǎn)的外形可為方形、圓形、三角形等。并且直徑大約在1-2mm范圍之內(nèi),在基準(zhǔn)點(diǎn)的周圍要在3-5mm的范圍之內(nèi),不放任何元件和引線。同時(shí)基準(zhǔn)點(diǎn)要光滑、平整,不要任何污染。基準(zhǔn)點(diǎn)的設(shè)計(jì)不要太靠近板邊,要有3-5mm的距離。

      ..5:從整體生產(chǎn)工藝來說,其板的外形最好為距形,特別對于波峰焊。采用矩形便于傳送。如果PCB板有缺槽要用工藝邊的形式補(bǔ)齊缺槽,對于單一的SMT板允許有缺槽。但缺槽不易過大應(yīng)小于有邊長長度的1/3。

      第五篇:PCB布線經(jīng)驗(yàn)個(gè)人總結(jié)

      PCB布線經(jīng)驗(yàn)個(gè)人總結(jié)

      作為一個(gè)電子工程師設(shè)計(jì)電路是一項(xiàng)必備的硬功夫,但是原理設(shè)計(jì)再完美,如果電路板設(shè)計(jì)不合理性能將大打折扣,嚴(yán)重時(shí)甚至不能正常工作。我自己的經(jīng)驗(yàn),總結(jié)出以下一些PCB設(shè)計(jì)中應(yīng)該注意的地方,希望能對您有所幫助, 其實(shí)不管用什么軟件,PCB設(shè)計(jì)有個(gè)大致的程序,按順序來會省時(shí)省力,因此我將按制作流程來介紹一下。(由于protel界面風(fēng)格與windows視窗接近,操作習(xí)慣也相近,且有強(qiáng)大的仿真功能,使用的人比較多,將以此軟件作說明。)

      原理圖設(shè)計(jì)是前期準(zhǔn)備工作,經(jīng)常見到初學(xué)者為了省事直接就去畫PCB板了,這樣將得不償失,對簡單的板子,如果熟練流程,不妨可以跳過。但是對于初學(xué)者一定要按流程來,這樣一方面可以養(yǎng)成良好的習(xí)慣,另一方面對復(fù)雜的電路也只有這樣才能避免出錯(cuò)。在畫原理圖時(shí),層次設(shè)計(jì)時(shí)要注意各個(gè)文件最后要連接為一個(gè)整體,這同樣對以后的工作有重要意義。由于,軟件的差別有些軟件會出現(xiàn)看似相連實(shí)際未連(電氣性能上)的情況。如果不用相關(guān)檢測工具檢測,萬一出了問題,等板子做好了才發(fā)現(xiàn)就晚了。因此一再強(qiáng)調(diào)按順序來做的重要性,希望引起大家的注意。原理圖是根據(jù)設(shè)計(jì)的項(xiàng)目來的,只要電性連接正確沒什么好說的。下面我們重點(diǎn)討論一下具體的制板程序中的問題。l、制作物理邊框

      封閉的物理邊框?qū)σ院蟮脑季?、走線來說是個(gè)基本平臺,也對自動布局起著約束作用,否則,從原理圖過來的元件會不知所措的。但這里一定要注意精確,否則以后出現(xiàn)安裝問題麻煩可就大了。還有就是拐角地方最好用圓弧,一方面可以避免尖角劃傷工人,同時(shí)又可以減輕應(yīng)力作用。2、元件和網(wǎng)絡(luò)的引入

      把元件和網(wǎng)絡(luò)引人畫好的邊框中應(yīng)該很簡單,但是這里往往會出問題,一定要細(xì)心地按提示的錯(cuò)誤逐個(gè)解決,不然后面要費(fèi)更大的力氣。這里的問題一般來說有以下一些:

      元件的封裝形式找不到,元件網(wǎng)絡(luò)問題,有未使用的元件或管腳,對照提示這些問題可以很快搞定的。3、元件的布局

      元件的布局與走線對產(chǎn)品的壽命、穩(wěn)定性、電磁兼容都有很大的影響,是應(yīng)該特別注意的地方。一般來說應(yīng)該有以下一些原則: 3.l放置順序

      先放置與結(jié)構(gòu)有關(guān)的固定位置的元器件,如電源插座、指示燈、開關(guān)、連接件之類,這些器件放置好后用軟件的LOCK功能將其鎖定,使之以后不會被誤移動。再放置線路上的特殊元件和大的元器件,如發(fā)熱元件、變壓器、IC等。最后放置小器件。

      3.2注意散熱

      元件布局還要特別注意散熱問題。對于大功率電路,應(yīng)該將那些發(fā)熱元件如功率管、變壓器等盡量靠邊分散布局放置,便于熱量散發(fā),不要集中在一個(gè)地方,也不要高電容太近以免使電解液過早老化。4、布線 布線原則 走線的學(xué)問是非常高深的,每人都會有自己的體會,但還是有些通行的原則的?!舾哳l數(shù)字電路走線細(xì)一些、短一些好 ◆大電流信號、高電壓信號與小信號之間應(yīng)該注意隔離(隔離距離與要承受的耐壓有關(guān),通常情況下在2KV時(shí)板上要距離2mm,在此之上以比例算還要加大,例如若要承受3KV的耐壓測試,則高低壓線路之間的距離應(yīng)在3.5mm以上,許多情況下為避免爬電,還在印制線路板上的高低壓之間開槽。)

      ◆兩面板布線時(shí),兩面的導(dǎo)線宜相互垂直、斜交、或彎曲走線,避免相互平行,以減小寄生耦合;作為電路的輸人及輸出用的印制導(dǎo)線應(yīng)盡量避兔相鄰平行,以免發(fā)生回授,在這些導(dǎo)線之間最好加接地線?!糇呔€拐角盡可能大于90度,杜絕90度以下的拐角,也盡量少用90度拐角 ◆同是地址線或者數(shù)據(jù)線,走線長度差異不要太大,否則短線部分要人為走彎線作補(bǔ)償

      ◆走線盡量走在焊接面,特別是通孔工藝的PCB ◆盡量少用過孔、跳線

      ◆單面板焊盤必須要大,焊盤相連的線一定要粗,能放淚滴就放淚滴,一般的單面板廠家質(zhì)量不會很好,否則對焊接和RE-WORK都會有問題 ◆大面積敷銅要用網(wǎng)格狀的,以防止波焊時(shí)板子產(chǎn)生氣泡和因?yàn)闊釕?yīng)力作用而彎曲,但在特殊場合下要考慮GND的流向,大小,不能簡單的用銅箔填充了事,而是需要去走線

      ◆元器件和走線不能太靠邊放,一般的單面板多為紙質(zhì)板,受力后容易斷裂,如果在邊緣連線或放元器件就會受到影響 ◆必須考慮生產(chǎn)、調(diào)試、維修的方便性

      對模擬電路來說處理地的問題是很重要的,地上產(chǎn)生的噪聲往往不便預(yù)料,可是一旦產(chǎn)生將會帶來極大的麻煩,應(yīng)該未雨綢緞。對于功放電路,極微小的地噪聲都會因?yàn)楹蠹壍姆糯髮σ糍|(zhì)產(chǎn)生明顯的影響;在高精度A/D轉(zhuǎn)換電路中,如果地線上有高頻分量存在將會產(chǎn)生一定的溫漂,影響放大器的工作。這時(shí)可以在板子的4角加退藕電容,一腳和板子上的地連,一腳連到安裝孔上去(通過螺釘和機(jī)殼連),這樣可將此分量慮去,放大器及AD也就穩(wěn)定了。

      另外,電磁兼容問題在目前人們對環(huán)保產(chǎn)品倍加關(guān)注的情況下顯得更加重要了。一般來說電磁信號的來源有3個(gè):信號源,輻射,傳輸線。晶振是常見的一種高頻信號源,在功率譜上晶振的各次諧波能量值會明顯高出平均值??尚械淖龇ㄊ强刂菩盘柕姆?,晶振外殼接地,對干擾信號進(jìn)行屏蔽,采用特殊的濾波電路及器件等。

      <<需要特別說明的是蛇形走線,因?yàn)閼?yīng)用場合不同其作用也是不同的,在電腦的主板中用在一些時(shí)鐘信號上,如 PCIClk、AGP-Clk,它的作用有兩點(diǎn):1、阻抗匹配 2、濾波電感。對一些重要信號,如 INTELHUB架構(gòu)中的HUBLink,一共13根,頻率可達(dá)233MHZ,要求必須嚴(yán)格等長,以消除時(shí)滯造成的隱患,這時(shí),蛇形走線是唯一的解決辦法。

      一般來講,蛇形走線的線距>=2倍的線寬;若在普通PCB板中,除了具有濾波電感的作用外,還可作為收音機(jī)天線的電感線圈等等>> 5、調(diào)整完善

      完成布線后,要做的就是對文字、個(gè)別元件、走線做些調(diào)整以及敷銅(這項(xiàng)工作不宜太早,否則會影響速度,又給布線帶來麻煩),同樣是為了便于進(jìn)行生產(chǎn)、調(diào)試、維修。

      敷銅通常指以大面積的銅箔去填充布線后留下的空白區(qū),可以鋪GND的銅箔,也可以鋪VCC的銅箔(但這樣一旦短路容易燒毀器件,最好接地,除非不得已用來加大電源的導(dǎo)通面積,以承受較大的電流才接VCC)。包地則通常指用兩根地線(TRAC)包住一撮有特殊要求的信號線,防止它被別人干擾或干擾別人。

      如果用敷銅代替地線一定要注意整個(gè)地是否連通,電流大小、流向與有無特殊要求,以確保減少不必要的失誤。

      6、檢查核對網(wǎng)絡(luò)

      有時(shí)候會因?yàn)檎`操作或疏忽造成所畫的板子的網(wǎng)絡(luò)關(guān)系與原理圖不同,這時(shí)檢察核對是很有必要的。所以畫完以后切不可急于交給制版廠家,應(yīng)該先做核對,后再進(jìn)行后續(xù)工作。7、使用仿真功能

      完成這些工作后,如果時(shí)間允許還可以進(jìn)行軟件仿真。特別是高頻數(shù)字電路,這樣可以提前發(fā)現(xiàn)一些問題,大大減少以后的調(diào)試工作量。

      下載PCB布線的前期工作總結(jié)-超實(shí)用[大全]word格式文檔
      下載PCB布線的前期工作總結(jié)-超實(shí)用[大全].doc
      將本文檔下載到自己電腦,方便修改和收藏,請勿使用迅雷等下載。
      點(diǎn)此處下載文檔

      文檔為doc格式


      聲明:本文內(nèi)容由互聯(lián)網(wǎng)用戶自發(fā)貢獻(xiàn)自行上傳,本網(wǎng)站不擁有所有權(quán),未作人工編輯處理,也不承擔(dān)相關(guān)法律責(zé)任。如果您發(fā)現(xiàn)有涉嫌版權(quán)的內(nèi)容,歡迎發(fā)送郵件至:645879355@qq.com 進(jìn)行舉報(bào),并提供相關(guān)證據(jù),工作人員會在5個(gè)工作日內(nèi)聯(lián)系你,一經(jīng)查實(shí),本站將立刻刪除涉嫌侵權(quán)內(nèi)容。

      相關(guān)范文推薦

        PCB布線實(shí)際工作經(jīng)驗(yàn)之總結(jié)

        1、如果設(shè)計(jì)的電路系統(tǒng)中包含F(xiàn)PGA器件,則在繪制原理圖前必需使用Quartus II軟件對管腳分配進(jìn)行驗(yàn)證。(FPGA中某些特殊的管腳是不能用作普通IO的)。 2、4層板從上到下依次為:信......

        PCB高速4層板以上布線總結(jié)

        高速板4層以上布線總結(jié)(工作之余總結(jié),謹(jǐn)供切磋)1、3點(diǎn)以上連線,盡量讓線依次通過各點(diǎn),便于測試,線長盡量短,如下圖(按前一種): 2、引腳之間盡量不要放線,特別是集成電路引腳之間和周圍......

        射頻PCB板布局布線注意事項(xiàng)總結(jié)

        射頻(RF)電路板設(shè)計(jì)由于在理論上還有很多不確定性,因此常被形容為一種“黑色藝術(shù)”,但這個(gè)觀點(diǎn)只有部分正確,RF電路板設(shè)計(jì)也有許多可以遵循的準(zhǔn)則和不應(yīng)該被忽視的法則。 不過,......

        PCB工作總結(jié)

        制作PCB注意事項(xiàng) 1. 根據(jù)實(shí)物圖選封裝,焊盤的大小定格在直徑2mm,方便鉆孔。 2. 充分調(diào)用庫文件,實(shí)在不行,PCB庫文件可根據(jù)實(shí)物圖的引腳間距自己動手畫。原理圖應(yīng)設(shè)置相關(guān)引腳。......

        手機(jī)RF射頻PCB板布局布線經(jīng)驗(yàn)總結(jié)(大全)

        手機(jī)RF射頻PCB板布局布線經(jīng)驗(yàn)總結(jié) 隨著手機(jī)功能的增加,對PCB板的設(shè)計(jì)要求日益曾高,伴隨著一輪藍(lán)牙設(shè)備、蜂窩電話和3G時(shí)代來臨,使得工程師越來越關(guān)注RF電路的設(shè)計(jì)技巧。射頻......

        DSP系統(tǒng)設(shè)計(jì)PCB布線心得(共5篇)

        DSP系統(tǒng)設(shè)計(jì)PCB心得 DSP外擴(kuò)FPGA DSP芯片系統(tǒng)時(shí)常要根據(jù)設(shè)計(jì)要求或變動調(diào)整電路,這對于已經(jīng)設(shè)計(jì)好的電路板,無疑帶來了困難。而且在設(shè)計(jì)階段往往難以測試其性能,例如延時(shí)性、......

        PCB焊接工作總結(jié)

        篇一:電子技術(shù)基礎(chǔ)實(shí)習(xí)報(bào)告(pcb板焊接) 目前單片機(jī)上網(wǎng)技術(shù)是一個(gè)熱門技術(shù),很多高校學(xué)生選擇與此相關(guān)的畢業(yè)設(shè)計(jì),同時(shí)高校也有與此相關(guān)的項(xiàng)目。通過對一只正規(guī)產(chǎn)品單片機(jī)學(xué)習(xí)......

        馮士超的前期報(bào)告

        河北工業(yè)大學(xué)城市學(xué)院本科2011屆畢業(yè)論文前期報(bào)告 河北工業(yè)大學(xué)城市學(xué)院本科2011屆畢業(yè)論文前期報(bào)告畢業(yè)論文題目:雄縣米北鄉(xiāng)初中生自愿性輟學(xué)問題研究 專業(yè):公共事業(yè)管理 學(xué)......