第一篇:《計算機輔助設(shè)計》復(fù)習(xí)資料答案
計算機輔助設(shè)計 復(fù)習(xí)資料答案
一、單項選擇題(本大題共20小題,每小題1分,共20分)
在每小題列出的四個備選項中只有一個是符合題目要求的,請將其代碼填寫在題后的括號內(nèi)。錯選、多選或未選均無分。
1-5:DDCBA
6-10:CCACB
11-15:AABCB
16-20:AADDA
二、多項選擇題(本大題共5小題,每小題2分,共10分)
在每小題列出的五個備選項中至少有兩個是符合題目要求的,請將其代碼填寫在題后的括號內(nèi)。錯選、多選、少選或未選均無分。
1-5:ABBCDABCDACDABD
三、是非題(本大題共10小題,每小題2分,共20分)
請在做出判斷后用“×”或者“√”符號填寫在題后的括號內(nèi),選用其他符號代替的或未選均無分。
1-5:×√×√×
6-10:√×√××
四、簡答題(本大題共2小題,第1小題10分,第2小題15分,共25分)
1.答:絕對坐標(biāo):相對于絕對坐標(biāo)系的坐標(biāo),即相對于絕對坐標(biāo)系原點的坐標(biāo)。
相對坐標(biāo):相對于相對坐標(biāo)系的坐標(biāo),即相對于相對坐標(biāo)系原點的坐標(biāo)。
2.答:(1)新建一個圖層;(2)設(shè)置當(dāng)前層;(3)顯示與隱藏圖層;(4)重命名層;(5)刪除
層;(6)添加或修改層的屬性;(7)圖形在圖層之間的復(fù)制與移動。
五、編程題(本大題共2小題,第1小題10分,第2小題15分,共25分)1.Defun c:remainder(/s1 s2 s3 n ent)
(setq s1(ssget)x s2(ssget)“x”))
(if(not s1)(command “ssget”s2””)
(prong
(set s3(ssadd)n 0)
2.;;;變量/
(defun draw1(/cp)
(setq cp(getpoint”nbase point:”))
(command”ucs”w”ucs”o”cp”pline”)
(draw2 0))
第 1 頁,共 4 頁
第二篇:園林計算機輔助設(shè)計復(fù)習(xí)資料
3DS MAX保存的文件名稱后綴是什么?
3ds max的三維網(wǎng)格對象有多少個層級,分別是什么?。
3ds max渲染的文件需要向Photoshop交換時,保存的文件格式是什么。
AutoCAD2007版不可以打開哪個版本的文件。
AutoCAD文件向Photoshop輸出的首選文件格式是什么。
AutoCAD中,定義標(biāo)注用文字樣式高度值時一定要保持多少。
AutoCAD中,要選擇圖形中的所有對象的快捷鍵是什么。
AutoCAD中漢字高度一般為多少的倍數(shù)。
Photoshop的CMYK模式中,理論上純青色(C)、洋紅(M)和黃色(Y)
場景車削(Lathe)多段線快捷鍵
快照 命令執(zhí)行過程中,鍵盤敲擊什么鍵中止執(zhí)行命令。
哪個格式是Photoshop的專用格式,是唯一一種支持所有Photoshop功能的格式。
哪個命令可以將AutoCAD平面圖輸入到3ds max中。
請詳細闡述3ds max中貼圖概念與分類。
請詳細闡述Auto cad圖層的概念、0圖層性質(zhì)、圖層的屬性及其作用。色素在合成后可以吸收所有光線并產(chǎn)生什么顏色。
試簡述AutoCAD中scale(縮放)與zoom(視圖縮放)的區(qū)別與聯(lián)系。
試述3ds max中參數(shù) “分段”的意義。
試述3ds max中復(fù)制的對象副本與原始對象的三種關(guān)系及其區(qū)別。
試述AutoCAD的輔助繪圖工具中,正交與極軸追蹤的區(qū)別與聯(lián)系。
一般來說,3ds max中,要將兩個圖形進行布爾運算,必須先將兩個圖形
在一起。
用 什么命令暫存當(dāng)前場景,如果操作的結(jié)果與預(yù)想的不同,可立即用命令將場景恢復(fù)到暫存時的狀態(tài)。
在3ds max設(shè)計過程中,對將要做的一系列操作沒有把握時,可
在AutoCAD中,保存文件的快捷鍵是什么。
在AutoCAD中,輸入相對坐標(biāo)時要在坐標(biāo)前面加什么 符號。
在AutoCAD中,通常用什么命令來定園路上樹木種植點。
在AutoCAD中創(chuàng)建基線標(biāo)注之前,必須先一個其它標(biāo)注,下列哪個標(biāo)注不
符合要求。
在AutoCAD中繪制圖形圓角和倒角,為什么有時畫不出?
在photoshop中,敲擊哪個鍵可以同時開關(guān)工具箱和命令調(diào)板。
在繪制平面圖時,比例尺應(yīng)參照建筑制圖國家標(biāo)準(zhǔn),下面哪個是常用的比
例尺。
在平面圖中,標(biāo)注與作圖說明等文本要使用符合國家標(biāo)準(zhǔn)的什么字體。
第三篇:復(fù)習(xí)資料答案
. MAX Ⅱ 系列芯片的結(jié)構(gòu)有何特點?
MAX Ⅱ系列芯片采用了新的結(jié)構(gòu),仍然以LAB為主要結(jié)構(gòu),但布線方法摒棄了以前的全局布線結(jié)構(gòu)(Global Routing),而采用了行列布線結(jié)構(gòu)(Row&Coloumn Routing)。
MAX Ⅱ系列CPLD內(nèi)部的LAB基于查找表LUT(Look-Up Table)結(jié)構(gòu),這種結(jié)構(gòu)使其與以前的任一款MAX系列CPLD相比,無論是芯片密度還是面積都有了顯著的減小。此外,MAX Ⅱ系列芯片CPLD內(nèi)部還集成了Flash存儲器,這使得MAX Ⅱ系列芯片本身就具備了存儲功能。.根據(jù)本章的定義,你認為應(yīng)該如何區(qū)別 FPGA 與 CPLD ?
CPLD是Complex Programmable Logic Device(復(fù)雜可編程邏輯器件)的縮寫,以乘積項結(jié)構(gòu)方式構(gòu)成邏輯行為的器件,如Lattice的ispLSI系列、Xilinx的XC9500系列、Altera的MAX7000S系。CPLD是粗粒結(jié)構(gòu),這意味著進出器件的路徑經(jīng)過較少的開關(guān),相應(yīng)地延遲也小。因此,與等效的FPGA相比,CPLD可工作在更高的頻率,具有更好的性能。CPLD的另一個好處是其軟件編譯快,因為其易于路由的結(jié)構(gòu)使得布放設(shè)計任務(wù)更加容易執(zhí)行。
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。將以查表法結(jié)構(gòu)方式構(gòu)成邏輯行為的器件。如Xilinx的SPARTAN系列、Altera的FLEX10K或ACEX1K系列等。FPGA是細粒結(jié)構(gòu),這意味著每個單元間存在細粒延遲。如果將少量的邏輯緊密排列在一起,F(xiàn)PGA的速度相當(dāng)快。然而,隨著設(shè)計密度的增加,信號不得不通過許多開關(guān),路由延遲也快速增加,從而削弱了整體性能。CPLD的粗粒結(jié)構(gòu)卻能很好地適應(yīng)這一設(shè)計布局的改變。
盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點,但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點:
①CPLD更適合完成各種算法和組合邏輯,FP GA更適合于完成時序邏輯。換句話說,FPGA更適合于觸發(fā)器豐富的結(jié)構(gòu),而CPLD更適合于觸發(fā)器有限而乘積項豐富的結(jié)構(gòu)。
②CPLD的連續(xù)式布線結(jié)構(gòu)決定了它的時序延遲是均勻的和可預(yù)測的,而FPGA的分段式布線結(jié)構(gòu)決定了其延遲的不可預(yù)測性。
③在編程上FPGA比CPLD具有更大的靈活性。CPLD通過修改具有固定內(nèi)連電路的邏輯功能來編程,FPGA主要通過改變內(nèi)部連線的布線來編程;FP GA可在邏輯門下編程,而CPLD是在邏輯塊下編程。
④FPGA的集成度比CPLD高,具有更復(fù)雜的布線結(jié)構(gòu)和邏輯實現(xiàn)。
⑤CPLD比FPGA使用起來更方便。CPLD的編程采用E2PROM或FASTFLASH技術(shù),無需外部存儲器芯片,使用簡單。而FPGA的編程信息需存放在外部存儲器上,使用方法復(fù)雜。
⑥CPLD的速度比FPGA快,并且具有較大的時間可預(yù)測性。這是由于FPGA是門級編程,并且CLB之間采用分布式互聯(lián),而CPLD是邏輯塊級編程,并且其邏輯塊之間的互聯(lián)是集總式的。
⑦在編程方式上,CPLD主要是基于E2PROM或FLASH存儲器編程,編程次數(shù)可達1萬次,優(yōu)點是系統(tǒng)斷電時編程信息也不丟失。CPLD又可分為在編程器上編程和在系統(tǒng)編程兩類。FPGA大部分是基于SRAM編程,編程信息在系統(tǒng)斷電時丟失,每次上電時,需從器件外部將編程數(shù)據(jù)重新寫入SRAM中。其優(yōu)點是可以編程任意次,可在工作中快速編程,從而實現(xiàn)板級和系統(tǒng)級的動態(tài)配置。
⑧CPLD保密性好,FPGA保密性差。
⑨一般情況下,CPLD的功耗要比FPGA大,且集成度越高越明顯。
FPGA是細粒器件,其基本單元和路由結(jié)構(gòu)都比CPLD的小。FPGA是“寄存器豐富”型的(即其寄存器與邏輯門的比例高),而CPLD正好相反,它是“邏輯豐富”型的。很多設(shè)計人員偏愛CPLD是因為它簡單易用和高速的優(yōu)點。CPLD更適合邏輯密集型應(yīng)用,如狀態(tài)機和地址解碼器邏輯等。而FPGA則更適用于CPU和DSP等寄存器密集型設(shè)計。1 .簡述 Quartus Ⅱ的設(shè)計流程。
Quartus II作為CPLDFPGA主要開發(fā)工具,是由Altera 公司推出的。設(shè)計輸入----將設(shè)計的系統(tǒng)或電路以開發(fā)軟件要求的某種形式表示出來,并送入計算機的過程。
設(shè)計輸入完成之后,立即進行編譯。在編譯過程中首先進行語法檢驗,進行設(shè)計規(guī)則檢驗,檢查總的設(shè)計有無超出器件資源或規(guī)定的限制并將編譯報告列出,指明違反規(guī)則和潛在不可靠電路的情況以供設(shè)計者糾正。
綜合的目的:優(yōu)化是指邏輯化簡,把邏輯描述轉(zhuǎn)變?yōu)樽钸m合在器件中實現(xiàn)的形式;合并是將模塊化設(shè)計產(chǎn)生的多個文件合并為一個網(wǎng)表文件,并使層次設(shè)計平面化。
在適配和分割過程,確定優(yōu)化以后的邏輯能否與下載目標(biāo)器件CPLD或2 FPGA中的宏單元和I/O單元適配,然后將設(shè)計分割為多個便于適配的邏輯小塊形式映射到器件相應(yīng)的宏單元中。如果整個設(shè)計不能裝入一片器件時,可以將整個設(shè)計自動分割成多塊并裝入同一系列的多片器件中去。
布局和布線工作是在設(shè)計檢驗通過以后由軟件自動完成的,它能以最優(yōu)的方式對邏輯元件布局,并準(zhǔn)確地實現(xiàn)元件間的布線互連。布局和布線以后,軟件會自動生成布線報告,提供有關(guān)設(shè)計中各部分資源的使用情況等信息。
設(shè)計處理的最后一步是產(chǎn)生可供器件編程使用的數(shù)據(jù)文件.建立工程時,工程名與實體名有什么要求?
操作時要求頂層實體名與工程名保持一致。.什么是硬件描述語言?它與一般的高級語言有哪些異同?
所謂硬件描述語言,實際就是一個描述工具,其描述的對象就是待設(shè)計電路系統(tǒng)的邏輯功能、實現(xiàn)該功能的算法、選用的電路結(jié)構(gòu)以及其他各種約束條件等。通常要求HDL既能描述系統(tǒng)的行為,又能描述系統(tǒng)的結(jié)構(gòu)。HDL的使用與普通的高級語言相似,編制的HDL程序也需要首先經(jīng)過編譯器進行語法、語義的檢查,并轉(zhuǎn)換為某種中間數(shù)據(jù)格式。
HDL的使用與普通的高級語言相似,編制的HDL程序也需要首先經(jīng)過編譯器進行語法、語義的檢查,并轉(zhuǎn)換為某種中間數(shù)據(jù)格式。但與其他高級語言相區(qū)別的是,用硬件描述語言編制程序的最終目的是要生成實際的硬件,因此HDL中有與硬件實際情況相對應(yīng)的并行處理語句。此外,用HDL編制程序時,還需注意硬件資源的消耗問題(如門、觸發(fā)器、連線等的數(shù)目),有的HDL程序雖然語法、語義上完全正確,但并不能生成與之對應(yīng)的實際硬件,其原因就是要實現(xiàn)這些程序所描述的邏輯功能,消耗的硬件資源將十分巨大。而計算機程序是順序執(zhí)行的,計算機可以執(zhí)行不同的程序序列,它依靠的是固定的滿足語法結(jié)構(gòu)(數(shù)據(jù)機構(gòu))的硬件電路來完成。.用 VHDL 設(shè)計電路與傳統(tǒng)的電路設(shè)計方法有何區(qū)別?
傳統(tǒng)的系統(tǒng)硬件設(shè)計方法是采用自下而上(Bottom Up)的設(shè)計方法。即系 3 統(tǒng)硬件的設(shè)計是從選擇具體元器件開始的,并用這些元器件進行邏輯電路設(shè)計,完成系統(tǒng)各獨立功能模塊設(shè)計,然后再將各功能模塊連接起來,完成整個系統(tǒng)的硬件設(shè)計。上述過程從最底層開始設(shè)計,直至到最高層設(shè)計完畢。
利用VHDL語言設(shè)計系統(tǒng)硬件方法是.采用自上而下(Top Down)的設(shè)計方法。即從系統(tǒng)總體要求出發(fā),自上而下地逐步將設(shè)計內(nèi)容細化,最后完成系統(tǒng)硬件的整體設(shè)計。硬件設(shè)計人員在設(shè)計硬件電路時,無須受只能使用通用元器件的限制,而可以根據(jù)硬件電路的設(shè)計需要,設(shè)計自用的ASIC芯片或可編程邏輯器件。在系統(tǒng)設(shè)計過程中進行了三級仿真,即行為層次仿真、RTL層次仿真和門級層次仿真,從而可以在系統(tǒng)設(shè)計早期發(fā)現(xiàn)設(shè)計中存在的問題。降低了硬件電路設(shè)計難度。在用HDL語言設(shè)計硬件電路時,可以使設(shè)計者免除編寫邏輯表達式或真值表之苦。
VHDL與電路圖設(shè)計電路的方式不同,和電路圖設(shè)計方式相比:(1)系統(tǒng)功能易改;易測試修改;
(2)設(shè)計能力更強;模塊可移植共享;VHDL具有電路仿真與驗證功能,仿真結(jié)果直觀、形象
(3)VHDL語言很方便:獨立于器件設(shè)計;相同的程序代碼可以用于不同廠家生產(chǎn)的器件。
(4)打破軟硬件屏障、打破軟硬件屏障 3 . VHDL 程序有哪些基本的部分?
實體(Entity)、結(jié)構(gòu)體(Architecture)、庫(Library)、程序包(Package)與配置(Configuration)是構(gòu)成一個完整的VHDL語言程序的五個基本結(jié)構(gòu)。4 .什么是進程的敏感信號?進程語句與賦值語句有何異同?
敏感信號就是觸發(fā)process動作的信號。一個結(jié)構(gòu)體中可以包含多個進程語句,它們之間為并行關(guān)系;每個進程語句內(nèi)的語句為順序關(guān)系。賦值語句是并行語句,也是一個隱式進程。并行語句之間是并行的關(guān)系,當(dāng)某個信號發(fā)生變化時,受此信號觸發(fā)的所有語句同時執(zhí)行。順序語句則是嚴格按照書寫的先后次序順序執(zhí)行的。.什么是并行語句、順序語句?
VHDL的描述語句分為并行語句和順序語句兩種。并行語句主要用來描述模塊之間的連接關(guān)系,順序語句一般用來實現(xiàn)模型的算法部分。并行語句之間是并行的關(guān)系,當(dāng)某個信號發(fā)生變化時,受此信號觸發(fā)的所有語句同時執(zhí)行。順序語4 句則是嚴格按照書寫的先后次序順序執(zhí)行的。由上面的介紹我們可以知道,只有進程和子程序內(nèi)部才允許使用順序語句,其他語句都是并行語句。6 .怎樣使用庫及庫內(nèi)的程序包?列舉出三種常用的程序包。
為了方便使用VHDL編程和提高設(shè)計效率,可以將預(yù)先定義好的數(shù)據(jù)類型、元件調(diào)用聲明及一些常用子程序匯集在一起,形成程序包,供VHDL設(shè)計實體共享和調(diào)用,若干個程序包則形成庫。
常用VHDL庫有IEEE標(biāo)準(zhǔn)庫、STD庫和WORK庫。
IEEE庫包括:
STD_LOGIC_1164是最重要和最常用的程序包,大部分數(shù)字系統(tǒng)設(shè)計都是以此程序包設(shè)定的標(biāo)準(zhǔn)為基礎(chǔ)。
STD_LOGIC_ARITH程序包是Synopsys公司加入IEEE標(biāo)準(zhǔn)庫的程序包,包括:
STD_LOGIC_SIGNED(有符號數(shù))
STD_LOGIC_UNSIGNED(無符號數(shù))
STD_LOGIC_SMALL_INT(小整型數(shù))7 . BIT 類型與 STD_LOGIC 類型有什么區(qū)別?
BIT是一個邏輯型的數(shù)據(jù)類型,取值只可能是“1”或“0”(“1”或“0”是值邏輯值)。
STD_LOGIC是IEEE在1993年制定的新的標(biāo)準(zhǔn)(IEEE STD1164),它具有9種不同的值
'U'——初始值 'X'——不定 '0'——0 '1'——1 'Z'——高阻 'W'——弱信號不定 'L'——弱信號0 'H'——弱信號1 '-'——不可能的情況
在使用該數(shù)據(jù)類型時,在程序中必須寫出庫說明語句和使用包集合的說明語句。
.信號與變量使用時有何區(qū)別?
信號賦值可以有延遲時間,變量賦值無時間延遲
信號除當(dāng)前值外還有許多相關(guān)值,如歷史信息等,變量只有當(dāng)前值 進程對信號敏感,對變量不敏感
信號是全局量,是一個實體內(nèi)部各部分之間以及實體之間(實際上端口PORT被默認為信號)進行通信的手段;而變量是局部量,只允許定義并作用于進程和子程序中。
信號可以看作硬件的一根連線,但變量無此對應(yīng)關(guān)系
賦值的形式不同,信號值的代入采用符號“<=”,而變量的賦值語句為“:=”。聲明的位置不同通常,變量的值可以傳送給信號,但是信號的值卻不能傳遞給變量。. BUFFER 與 INOUT 有何異同?
BUFFER是INOUT的子集,它與INOUT的區(qū)別在于:INOUT是雙向信號,既可以輸入,也可以輸出,而BUFFER也是實體的輸出信號,但作輸入用時,信號不是由外部驅(qū)動,而是從輸出反饋得到,即BUFFER類的信號在輸出外部電路的同時,也可以被實體本身的結(jié)構(gòu)體讀入,這種類型的信號常用來描述帶反饋的邏輯電路,如計數(shù)器等。
2、復(fù)習(xí)程序
【例 5-1 】【 例 5-3 】 【例 5-4 】【例 5-6 】【例 5-9 】【例 5-11 】【例 5-13 】【例 5-14 】【例 5-15 】 【例 5-17 】 【例 5-18 】【例 6-9 】【例 6-10 】
第四篇:計算機輔助設(shè)計現(xiàn)狀
第一章:計算機輔助設(shè)計(CAD-Computer Aided Design)
計算機輔助設(shè)計是指利用計算機及其圖形設(shè)備幫助設(shè)計人員進行設(shè)計工作。簡稱CAD。在工程和產(chǎn)品設(shè)計中,計算機可以幫助設(shè)計人員擔(dān)負計算、信息存儲和制圖等項工作。在設(shè)計工作中通常要用計算機對不同方案進行大量的計算、分析和比較,以決定和選取最優(yōu)方案;各種設(shè)計信息,不論是數(shù)字的、文字的或圖形的,都能存放在計算機的內(nèi)存或外存里,并能快速地檢索;設(shè)計人員通常用草圖開始設(shè)計,將草圖變?yōu)楣ぷ鲌D的繁重工作可以交給計算機完成;由計算機自動產(chǎn)生的設(shè)計結(jié)果,可以快速作出圖形顯示出來,使設(shè)計人員及時對設(shè)計作出判斷和修改;利用計算機可以進行與圖形的編輯、放大、縮小、平移和旋轉(zhuǎn)以及及其復(fù)雜的操作等有關(guān)的圖形數(shù)據(jù)加工工作。
CAD軟件的合理引用能夠減輕設(shè)計人員的勞動,縮短設(shè)計周期和提高設(shè)計質(zhì)量。
第二章:CADCAM發(fā)展概況
1946年,美國麻省理工學(xué)院(MIT)研制成功世界上第一臺電子計算機,他的高運算能力和大容量的信息存儲能力,使得很多數(shù)值分析方法能在計算機上完成。之后,人們不斷將計算機引入設(shè)計制造領(lǐng)域。
1952年,世界第一臺數(shù)控機床在美國MIT試制成功,通過改變數(shù)控程序就可實現(xiàn)對不同零件的加工。之后,MIT研制開發(fā)了APT自動編程語言,通過描述走刀軌跡的方法來實現(xiàn)計算機輔助數(shù)控編程。在次基礎(chǔ)上人們聯(lián)想到,能否不描述走刀軌跡,而通過直接描述零件本身來實現(xiàn)數(shù)控編程?這就是CAD的最初概念。人們設(shè)想如何通過直接自動運行各個程序來實現(xiàn)計算機輔助設(shè)計過程,并能由此解決不同復(fù)雜程度的生產(chǎn)計算問題的各個過程。此間CAD處于準(zhǔn)備孕育階段,因整個20世紀50年代電子計算機仍處于電子管時代,計算機主要用于科學(xué)計算,且使用的是計算機語言編程,圖形設(shè)計僅具有輸出功能。
1963年,美國MIT學(xué)者I.E.Sutherland有關(guān)人機對話圖形通信系統(tǒng)的論文問世,研制成功了世界上第一套實時交互功能的二維SKETCHPAD系統(tǒng)。該系統(tǒng)允許設(shè)計者操作光筆和鍵盤,在熒光屏上顯示圖形,實現(xiàn)人機交互作業(yè)。這項成果標(biāo)志著CAD技術(shù)的誕生,為以后CAD技術(shù)的發(fā)展提供了基本條件和理論基礎(chǔ)。此后陸續(xù)出現(xiàn)了許多商品化的CAD系統(tǒng)與設(shè)備:美國IBM公司開發(fā)了以大型機為基礎(chǔ)的CAD/CAM系統(tǒng),具有繪圖,數(shù)控編程和強度分析功能;通用汽車公司為實現(xiàn)各個階段的汽車設(shè)計,研制了CAD-1系統(tǒng);洛克西德公司出臺了CADCAM系統(tǒng)等。1966年又出現(xiàn)了采用通用計算機直接控制多臺數(shù)控機床的DNC系統(tǒng)。1978年前后,CAD/CAM技術(shù)發(fā)展趨于成熟。伴隨計算機硬件的發(fā)展,以小型機,微型機為主機的CAD系統(tǒng)逐漸引入市場。為了適應(yīng)設(shè)計與加工的要求,三維幾何處理技術(shù)應(yīng)運而生,出現(xiàn)了面向中小企業(yè)的CAD/CAM商品化軟件系統(tǒng)。英國莫林公司研制的由計算機集中控制的自動化制造系統(tǒng),包含6臺加工中心和一條自動運輸線,可進行連續(xù)作業(yè),并可用計算機編制NC程序,作業(yè)計劃,統(tǒng)計報表等;美國辛辛那提公司成功地研制了一條FMS柔性制造系統(tǒng)。
1980年以后,CAD/CAM技術(shù)進入迅速發(fā)展期。計算機外圍設(shè)備已逐漸成為系列產(chǎn)品,超大規(guī)模集成電路的出現(xiàn),使計算機硬件成本大幅度下降。相應(yīng)的軟件技術(shù)(如優(yōu)化設(shè)計,有限元設(shè)計,數(shù)據(jù)庫技術(shù)等)迅速提升,出現(xiàn)了很多商品化軟件,推動了CAD/CAM技術(shù)的應(yīng)用和推廣,并使其他發(fā)達國家向發(fā)展中國家發(fā)展,從大型企業(yè)向中小型企業(yè)發(fā)展,從軍用產(chǎn)品設(shè)計向工程產(chǎn)品設(shè)計發(fā)展,他還使一些與制造過程密切相關(guān)的計算機輔助技術(shù)得以發(fā)
展,如計算機輔助工藝規(guī)程(CAPP),計算機輔助工裝與夾具設(shè)計,計算機輔助質(zhì)量控制(CAQ)等。
1990年以后,CAD/CAM技術(shù)一改過去的單一功能,單一領(lǐng)域,單一內(nèi)容的運行模式,轉(zhuǎn)向集成化,智能化,標(biāo)準(zhǔn)化的方向發(fā)展。系統(tǒng)的繼承,是為了實現(xiàn)資源共享,實現(xiàn)產(chǎn)品生產(chǎn)與組織管理的高度自動化,提高產(chǎn)品的市場競爭能力,縮短產(chǎn)品研發(fā)周期,加速新產(chǎn)品對市場需求的響應(yīng)。為此,國際標(biāo)準(zhǔn)化組織及一些工業(yè)發(fā)達國家都在從事標(biāo)準(zhǔn)接口的開發(fā);同時,面向?qū)ο蠹夹g(shù),并行工程思想,人工智能技術(shù),計算機集成制造系統(tǒng),快速成型技術(shù),敏捷制造技術(shù)的研究,又極大地推進了CAD/CAM技術(shù)更高水平的發(fā)展。出現(xiàn)了計算機輔助設(shè)計與輔助制造聯(lián)成一體的計算機集成制造系統(tǒng);固化技術(shù)、網(wǎng)絡(luò)技術(shù)、多處理機和并行處理技術(shù)在CAD中的應(yīng)用,極大地提高了cad系統(tǒng)的性能;人工智能和專家系統(tǒng)技術(shù)引入cad,出現(xiàn)了智能CAD技術(shù),使CAD系統(tǒng)的問題求解能力大為增強,設(shè)計過程更趨自動化?,F(xiàn)在,cad 已在電子和電氣、科學(xué)研究、機械設(shè)計、軟件開發(fā)、機器人、服裝業(yè)、出版業(yè)、工廠自動化、土木筑、地質(zhì)、計算機藝術(shù)等各個領(lǐng)域得到廣泛應(yīng)用。
AutoCAD是美國Autodesk公司開發(fā)的計算機輔助設(shè)計軟件,是目前市場上最受歡迎的工程設(shè)計和繪圖軟件之一。推廣AutoCAD軟件的應(yīng)用,在實踐中學(xué)習(xí)軟件,是培養(yǎng)中、高等職業(yè)技術(shù)人才實際能力的最有效的方法
附錄:AutoCAD的發(fā)展
1.AutoCADV(ersion)1.0:1982.11正式出版,容量為一張360Kb的軟盤,無菜單,命令需要背,其執(zhí)行方式類似DOS命令。
2.AutoCAD V1.2:1983.4出版,具備尺寸標(biāo)注功能。
3.AutoCADV1.3:1983.8,具備文字對齊及顏色定義功能,圖形輸出功能。
4.AutoCADV1.4:1983.10,圖形編輯功能加強。
5.AutoCADV2.0:1984.10,圖形繪制及編輯功能增加,如:MSLIDE VSLIDE DXFIN DXFOUT VIEW SCRIPT等等.至此,在美國許多工廠和學(xué)校都有AutoCAD拷貝。
6.AutoCADV2.17-V2.18:1985年出版,出現(xiàn)了Screen Menu,命令不需要背,Autolisp初具雛形,二張360K軟盤。
7.AutoCADV2.5:1986.7, Autolisp有了系統(tǒng)化語法,使用者可改進和推廣,出現(xiàn)了第三開發(fā)商的新興行業(yè),五張360K軟盤。
8.AutoCADV2.6:1986.11,新增3D功能, AutoCAD已成為美國高校的inquired course。
9.AutoCADR(Release)9.0:1988.2,出現(xiàn)了狀態(tài)行 下拉式菜單.至此, AutoCAD開始在國外加密銷售。
10.AutoCADR10.0:1988.10,進一步完善R9.0, Autodesk公司已成為千人企業(yè)。
11.AutoCADR11.0:1990.8,增加了AME(Advanced Modeling Extension),但與AutoCAD分開銷售。
12.AutoCADR12.0:1992.8,采用DOS與WINDOWS兩種操作環(huán)境,出現(xiàn)了工具條。
13.AutoCADR13.0:1994.11, AME納入AutoCAD之中。
14.AutoCADR14.0:1997.4,適應(yīng)Pentium機型及Windows95/NT操作環(huán)境,實現(xiàn)與Internet網(wǎng)絡(luò)連接,操作更方便,運行更快捷,無所不到的工具條,實現(xiàn)中文操作。
15.AutoCAD2000(AutoCADR15.0):1999,提供了更開放的二次開發(fā)環(huán)境,出現(xiàn)了Vlisp獨立編程環(huán)境.同時,3D繪圖及編輯更方便。
進一步完善階段
AutoCAD 2002(R15.6)——2001年6月
AutoCAD 2004(R16.0)——2003年3月
AutoCAD 2005(R16.1)——2004年3月
AutoCAD 2006(R16.2)——2005年3月 AutoCAD 2007(R17.0)——2006年3月 AutoCAD 2008(R17.1)——2007年3月 AutoCAD 2009(R17.2)——2008年3月份。
第五篇:2013計算機輔助設(shè)計考試
2013年計算機輔助設(shè)計考試與評分標(biāo)準(zhǔn)
(2013年8月12日星期一暑假小學(xué)期)
1. 設(shè)計一個信號發(fā)生器,產(chǎn)生50KHz中頻信號(采用信號發(fā)生芯片,或分立元件的諧振電路,或555信號發(fā)生器,任選其一)。采用MULTISUM進行電路仿真,給出上述系統(tǒng)的仿真內(nèi)容,過程,結(jié)果與文檔說明。
1)電路圖設(shè)計:10分;
2)電路仿真:10分;
3)文檔說明:10分。
2. 自己在ALTIUM DESIGNER官方設(shè)計軟件里面選一款電路例程并安照
自己的理解進行修改:
給出電路原理設(shè)計說明,電路原理圖,PCB圖。
1)電路原理圖:10分;
2)PCB圖:10分;
3)文檔說明:10分。
3. 自己在書上或者網(wǎng)上找一款難度適中的電路例程并進行修改:
給出電路原理設(shè)計說明,電路原理圖,PCB圖。給電路加上基于Solidworks做出來的盒子,把電路設(shè)計用金屬盒屏蔽起來,要求美觀大方,實現(xiàn)ECAD+MCAD的設(shè)計思想貫通。
1.2.3.4.電路圖設(shè)計:10分; 電路仿真:10分; 文檔說明:10分。SOLIDWORKS展示與說明:10分。
文檔撰寫提綱:
1. 大家的設(shè)計內(nèi)容可以保羅萬象,奇思妙想。從最簡單的原理圖,到
復(fù)雜的電路設(shè)計,所有原理設(shè)計,元件庫設(shè)計,規(guī)則管理。電路輸入和輸出,高級設(shè)計技術(shù),多層設(shè)計,電路仿真等等,都可以作為自己的選題內(nèi)容。
2. 鼓勵參照國外設(shè)計的規(guī)范化和標(biāo)準(zhǔn)化流程,提交元件列表,原理圖,PCB圖,及設(shè)計要點說明,封裝等。
3. 設(shè)計文檔的電路均需截圖。附件包括電路原理圖和PCB圖等所有源
程序,原設(shè)計內(nèi)容,均按統(tǒng)一格式壓縮。
時間與任務(wù):
1. 提交ZIP/WAR壓縮文件:(學(xué)號)測控10(1)張三;
2. 建一個總的PROJECT文件,包括原理圖和PCB圖,再添加一個WORD
文檔,壓縮后發(fā)到我的郵箱。流程圖統(tǒng)一采用VISIO 畫,格式參考課堂上講解實例;
3. 交作業(yè)時間:2013年8月23日(下周晚六點)之前;
4. 仿真軟件: Altium Designer10,Altium Designer6.9,Altium Designer
Winter09,Summer09,MULTISIM。文檔必須說明清楚軟件的版本。
5. 地址:機電樓922室/1102室,010-62334867,***
6. 郵箱:(陳先中)
評分說明:
7. 嚴禁互相抄襲(如原理,電路圖,參數(shù)等)。
8. 鼓勵創(chuàng)新,鼓勵對未知領(lǐng)域的探索和討論(大同小異,分數(shù)不高)。學(xué)生提交作業(yè)的問題:
(1)缺少工程的概念,無PROJECT,軟件內(nèi)部留下垃圾太多。
(2)設(shè)計的內(nèi)容大同小異,缺乏查詢新資料,走新路的勇氣;
(3)PCB板設(shè)計普遍質(zhì)量不高,表現(xiàn)在:外形,LAYOUT,KEEPLAYER,設(shè)計難看,走線初級水平,無粗細,遠近差別,覆銅,淚滴,分區(qū),元件合理布置等技巧一概全無,元件選擇古老,無用,很難在市場買到。
(4)提交不按照格式,想怎么提交就怎么提交,酌情扣分。
(5)提交的內(nèi)容請同學(xué)各自把握,關(guān)鍵在于自己的練習(xí)和提高,內(nèi)容完
全相同者,相關(guān)必修課成績?yōu)榱恪?/p>